从0开始,模拟集成电路设计Cadence Virtuoso学习笔记(三)反相器layout与后仿真

本文介绍了版图layout的绘制步骤,包括导入器件、调整器件参数、连线,以及DRC和LVS仿真的设置与错误处理。作者分享了解决过程中遇到的问题和解决方案,强调软件版本、PDK选择对仿真结果的影响。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >


前言

之前学习了原理图绘制与仿真,这一节进行版图layout绘制,之所以间隔比较久,主要是因为版图绘制内容比较多,在绘制仿真过程中出现了很多问题有的到现在都没有解决,这些问题和选择的器件库以及在原理图绘制时所设置的器件参数等都有关系,这几天抽空解决了一部分,但有的是因为凑巧,这里先对绘制和仿真的流程和注意事项介绍,后面针对具体问题解决后再补充说明。

一、版图绘制

1.打开绘制版图界面

        首先打开之前绘制的反相器原理图文件,点击launch>layout XL

        弹出窗口,按图中所示选择

        名字和原理图保持一致(这里是我重新画的原理图,之前的名字是test)

        点击ok弹出layout绘制界面

2.导入器件

        有两种方法,一种是点击这里面的generate>ALL from source

        另一种是点击左下角图标

        点击后弹出界面,这里取消掉PR Boundary 然后点击IO pin

        这里点击创造标签后点击options设置标签的大小和字体

        大小设置为0.2或0.5,字体选择roma(罗马),然后选中画红线的两个选项

        点击ok器件和pin被导入

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值