CMOS
乾巽
不负韶华,只争朝夕
展开
-
【Cadence】Virtuoso@LayoutXL 差分电路版图同步修改
对于差分电路,器件和部分走线通常是对称的,只需要画一半,另一半通过镜像操作完成。因此,需要对差分电路进行同步的修改,保证电路的差分对称性和正确的连接关系。然而,通常版图会经过多次修改,修改的部分可能在镜像的时候被遗漏。左边画了金属块,右边也出现了同步出现了金属块。进入group会有同步复制的提示。原创 2024-02-27 21:48:00 · 457 阅读 · 0 评论 -
【Cadence】任务栏卡住点了没反应(xfce4-panel)
原因是xfce4-panel 进程卡住了,先杀进程再重开。原创 2024-01-25 15:38:19 · 425 阅读 · 0 评论 -
【origin】负载牵引的Smith圆图
export导出为txt,得到的是幅相值,复制到excel如下图,有多根类似格式的线,只需要复制DE列到origin中。回到sheet,发现新增了选中的一组值,就是解释过后的值。笔者没找到把所有线一起画出的方法,只能蠢一点,一组一组画。而且,箭头所指的位置都变成了Y轴(应该要为X轴)以此类推,把之后的曲线都画完,可以汇总到一个图中。显示以下界面,点击右上圆图,选择解释。会生成新的graph,再重新解释一次。选择第二组线,同样画smith圆图。选中第一组线,选smith圆图。复制到origin,如下图。原创 2024-01-13 15:44:32 · 613 阅读 · 0 评论 -
【Cadence】sprobe的使用
说明:Z1代表sprobe往left看,Z2代表sprobe往right看。这里通过sprobe测试输入阻抗,可以通过port来验证。实验目的:通过sprobe测试电路中某个节点的阻抗。顺便给出了I0.Z1=0,即port的阻抗。可以看到ZM1=I0.Z2。原创 2024-01-10 11:35:35 · 554 阅读 · 0 评论 -
【Cadence】差分管噪声贡献差别很大的可能原因
电磁仿真存在交叉,不对称,中心抽头不是理想的交流地,如果直接通过一个引线电感(这里是1nH),会存在共模噪声。需要通过在片上接上去耦电容(这里2pF),抑制共模噪声。这里二者都是11.8%,同时端口贡献从40.13% to 44.56%举例:M2 M3是一对差分管,噪声贡献差别很大。但在实际电磁仿真后,一个17.6%,一个5.6%理想电感下二者贡献相同,原创 2023-08-22 18:53:28 · 199 阅读 · 0 评论 -
【Cadence】解决Layout不在格点上的DRC错误(0.005um)
grid must be an integer multiple of 0.005 um原创 2023-05-03 17:47:56 · 1564 阅读 · 1 评论 -
【Cadence】 ADS Dynamic Link使用教程
在Cadence617上使用ADS Dynamic Link原创 2023-04-16 14:01:14 · 1439 阅读 · 0 评论 -
【Cadence】采用config切换前仿后仿时报错netl err
【Cadence】采用config切换前仿后仿时报错netl err原创 2023-01-12 13:12:27 · 1457 阅读 · 0 评论 -
【Cadence】virtuoso Layout复制版图链接到新的原理图
virtuoso Layout复制版图链接到新的原理图原创 2022-12-28 12:20:28 · 3346 阅读 · 1 评论 -
【Cadence】LVS报错:Expected “.PARAM name1=value1 <name2=value2 <...>>“
cadence calibre LVS Expected ".PARAM name1=value1 "原创 2022-12-14 16:30:19 · 1978 阅读 · 0 评论 -
【Cadence】psp or hbsp仿真设置
文章目录1.算法简介2.端口设置3.pss and pnoise 设置4.psp 设置1.算法简介在Cadence SpectrePF 里 ,psp 即 pss+sp,hbsp 即 hb+sp, 二者都是可以仿真含谐波或周期信号的S参数。与sp的区别在于,psp和hbsp仿真的是大信号S参数,sp仿真得到的是小信号S参数(待确认,据老师所说。)psp 和 hbsp的设置基本一致,得到的结果也接近,最好不要一起跑(笔者一起跑得到的结果有误)。下面以psp为例进行说明。2.端口设置在端口设置上,与s原创 2022-04-19 21:35:11 · 6043 阅读 · 0 评论 -
【HFSS】在CMOS工艺下自动修改金属属性和设置端口
文章目录1.待解决的问题描述2.代码实现2.1 预定义2.2 获取HFSS object的名称并分类2.3 改变金属属性2.4 设置端口3.使用步骤1.待解决的问题描述从ADS画好的版图导出为gds文件后,再导入到HFSS进行仿真时,金属层和通孔都是没有定义的,需要人为定义。如果端口过多,设置起来也比较麻烦。计算机正好处理这种重复的工作,因此可以用HFSS script实现。2.代码实现2.1 预定义# ---------------------------------------------原创 2022-04-08 19:32:24 · 1505 阅读 · 1 评论 -
【Cadence】ADS导出GDS到cadence过DRC报错:grid must be an integer multiple of 0.005 um
目录1.问题描述2.解决方案:2.1 在ADS设置工艺库的grid大小2.2 修改版图3.强制转换产生的错误1.问题描述如图,在TSMC 65nm 工艺库下,cadence过DRC报错2.解决方案:2.1 在ADS设置工艺库的grid大小如图打开工艺库的folder后,选择options->technology->setup下图框的部分改成5(如果是别的工艺按照工艺要求修改)2.2 修改版图全选中版图后,在layout中选择edit->modify->co原创 2022-04-07 19:55:31 · 1792 阅读 · 2 评论