深入浅出时序逻辑电路(1)

我们一提到时序逻辑电路,就会想到触发器
  • 先讲讲时序逻辑电路:时序逻辑电路(常简称为时序电路)内部包含存储器,用于记忆电路的工作状态和输入变化情况,其输出由当前的输入和存储信息共同确定的一种电路。

  • 再讲讲几种最基本的触发器

1.RS触发器

在这里插入图片描述

Q ‾ \overline{Q} Q=1称为触发器的0状态, Q ‾ \overline{Q} Q=0称为触发器的触发状态(1状态)
  • RS=01,触发器状态为0
  • RS=10,触发器状态为1,若s变为1,结果也是1
  • RS=11,触发器状态为1
  • 保存在RS=00,破坏了两个触发器输出信号应该相反的规则
总结: 所谓稳定状态,是指当输入信号 为无效电平时(这里是RS 11  ),触发器的状态稳定不变。
同步RS触发器

在这里插入图片描述

特点:当CP为高电平时,G3G4的输出分别为 S ‾ \overline{S} S R ‾ \overline{R} R
  • 在这里插入图片描述

在这里插入图片描述
在这里插入图片描述

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值