传统加法器在多比特位宽的情况下,相加会有较多的门延迟,每高一位比特的相加都需要低一级相加并提供进位后,再进行本比特的加法运算,多位宽在高速情况下容易造成时序问题,无法在一个时钟内完成相应运算,故而考虑采用超前进位加法器,用更复杂的电路以缩短时间,即面积换时间。上述仅为废话,正文内容为下面链接转载内容,个人觉得该作者对于超前进位加法器说的极好,想详细学习请于原文学习,如有侵权,请及时联系本人。
加法器的优化——超前进位加法器(Carry-Lookahead Adder,CLA)
https://www.jianshu.com/p/6ce9cad8b467
另附可供参考的代码:
module adder(a,b,cin,sum,cout);
input wire [3:0]a,b;
input wire cin;
output wire [3:0]sum;
output