Vivado2019.2集成开发环境设计全流程【附测试源码】

Vivado2019.2集成开发环境设计流程

环境:Ubuntun16.04+Vivado2019.2

写在开始

Vivado基本设计流程,包括创建新设计工程、创建并添加一个新的设计文件、RTL详细描述和分析(RTL Analysis)、设计综合分析(Synthesis)、设计行为级仿真(Run Behavioral Simulation)、创建实现约束文件XDC、设计实现分(Implementation)析、设计时序仿真(Run Post-Implementatio Timing Simulation)、生成并下载比特流文件,以及生成并烧写PROM文件。

一、创建新的设计工程

创建工程流程可看以往文章,这篇文章就从Default Part开始,以下为我选择的的device在这里插入图片描述

二、创建并添加一个新的设计文件

在这里插入图片描述
在这里插入图片描述
a b z是例子
解释:Bus(总线)MSB(最高有效位)ISB(最低有效位)
添加设计代码gate.v
下面展示一些 内联代码片

module gate(
    input a,
    input b,
    output [5:0] z
    );
    
    assign z[0]  =      a   &   b   ;
    assign z[1]  
  • 0
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值