Verilog刷题HDLBits——Exams/2014 q4b

Verilog刷题HDLBits——Exams/2014 q4b

题目描述

Consider the n-bit shift register circuit shown below:
在这里插入图片描述
Write a top-level Verilog module (named top_module) for the shift register, assuming that n = 4. Instantiate four copies of your MUXDFF subcircuit in your top-level module. Assume that you are going to implement the circuit on the DE2 board.

  • Connect the R inputs to the SW switches,
  • clk to KEY[0],
  • E to KEY[1],
  • L to KEY[2], and
  • w to KEY[3].
  • Connect the outputs to the red lights LEDR[3:0].

(Reuse your MUXDFF from exams/2014_q4a.)

代码

module top_module (
    input [3:0] SW,
    input [3:0] KEY,
    output [3:0] LEDR
); //

    reg[3:0] q,R;
    reg clk,E,L,w;
    
    assign R = SW;
    assign clk = KEY[0];
    assign E = KEY[1];
    assign L = KEY[2];
    assign w = KEY[3];
    
    MUXDFF md1(clk,E,L,w,R[3],q[3]);
    MUXDFF md2(clk,E,L,q[3],R[2],q[2]);
    MUXDFF md3(clk,E,L,q[2],R[1],q[1]);
    MUXDFF md4(clk,E,L,q[1],R[0],q[0]);
    
    assign LEDR = q;

endmodule

module MUXDFF (input clk,E,L,w,R,output q);
    always@(posedge clk)
        q<=L?R:(E?w:q);

endmodule

结果

在这里插入图片描述

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值