![](https://img-blog.csdnimg.cn/20200827175124442.png?x-oss-process=image/resize,m_fixed,h_224,w_224)
VSTAR
FPGA调试工具
虹科FPGA
虹科FPGA致力于更好的FPGA、SoC以及ASIC开发调试,简化复杂设计的调试流程,大幅缩短开发周期,提高AXI总线利用率。并提供适用于人工智能以及边缘计算的高速处理FPGA开发板(50mm×40mm),支持Ubuntu Linux LTS,ROS,实时操作系统(ThreadX、QNX、FreeRTOS),Xilinx Vitis IDE(Python, C, C++, VHDL, Verilog),通用机器学习(ML)框架(Tensorflow、Caffe),加速库(视觉、数据、DSP、AI)。
展开
-
虹科FPGA|更便捷的开发调试&更直观的总线性能分析
虹科为您提供优质的FPGA调试工具以及AMBA(AXI)总线性能分析工具,帮助FPGA开发设计更便捷的调试,大幅缩短调试周期;为SoC和ASIC开发提供更精准的AXI总线性能分析,提高总线利用率。原创 2020-11-27 15:56:27 · 565 阅读 · 5 评论 -
FPGA调试工具|缩短FPGA视频处理调试周期
用户进行帧图像处理设计随着工程需求的提高变得越来越复杂,复杂的设计变得越来越难以调试:在何处设置探针,重复进行编译,放置和布线,查看,重置探针,一遍又一遍。调试中重复过程花费时间过多,很少有时间调试根本原因。,使用虹科FPGA调试工具在视频处理设计中进行调试并大幅缩短调试周期原创 2020-11-18 16:22:01 · 1073 阅读 · 8 评论 -
FPGA调试工具:调试图像处理中的错误
VSTAR能够检测到图像旋转处理电路读取/写入的地址中的缺陷。探测到的信号是AXI的写入地址,并检查了某些位的周期性变化。通过使用VSTAR的自动规则提取功能提取的规则,而无需设置任何用户触发条件,可以自动检测有缺陷的部分并获取波形。通过检查波形,我们能够发现电路缺陷。原创 2020-11-13 15:10:55 · 727 阅读 · 1 评论 -
利用vstar捕获FPGA设计中的信号进行逻辑调试
vstar是一款fpga逻辑分析工具,能够根据源代码自动提取事件转换规则,监测添加到vstar IP的信号发生顺序以确定设计是否存在逻辑错误,缩短开发调试周期。原创 2020-10-29 10:53:30 · 588 阅读 · 0 评论 -
VSTAR设计窗口及监测信号的选择
通过状态机转换和定时间隔自动生成设计规则,VSTAR能够监测FPGA上信号序列的发生顺序以及从而判断用户设计是否存在逻辑错误或者系统漏洞,能够大幅缩短调试周期。对于使用Xilinx FPGA的系统,通过嵌入VSTAR IP来检测信号序列是否正常。本节主要介绍VSTAR的设计窗口(Design Window)及如何嵌入VSTAR IP并选择监测信号。1. 设计窗口在VSTAR 快速启动窗口选择vivado项目文件(.xpr文件)之后,将打开设计窗口。可为待调试的目标定义实例或信号。1.1 RTL.原创 2020-10-23 14:41:03 · 1665 阅读 · 1 评论 -
FPGA信号序列监测工具——VSTAR
VSTAR是一款通过监测FPGA上信号序列的发生顺序从而判断用户设计是否存在逻辑错误或者系统漏洞,能够大幅缩短调试周期。本节详述了VSTAR的工作原理,带你进一步了解虹科VSTAR。原创 2020-10-21 14:03:56 · 1025 阅读 · 0 评论 -
VSTAR教程(二)系统运行后监控事件运行并查看观测信号波形
上一讲配置好VSTAR IP到工程的软连接以后,就可以在vivado重新生成插入VSTAR IP 后的bit流文件下载到FPGA开发板上,从而进一步监控和观测。一、启动 Vivado 进行合成和实现1. 打开 Vivado 中的示例项目。根据VSTAR_DUT,确认已添加VSTAR IP( i_VSTAR_TOP) 。 请保持 VSTAR 打开状态。2. 综合和实现完成后,将比特流写入目标FPGA。FPGA 工作后,关闭 Vivado 项目。二、打开 VSTAR 上的调试窗口...原创 2020-09-18 17:30:46 · 733 阅读 · 0 评论 -
VSTAR教程(一)连接观测信号到VSTAR IP
一. Vivado需求:本软件需要在 Vivado 中执行逻辑综合,所以需要提前安装好 Vivado。本教程中演示项目的电路尺寸较小,能够较快完成综合与实现。Vivado 的安装是必须的,因为 VSTAR 使用 Vivado 的 JTAG API 实现与 FPGA JTAG 接口的通信。二. 将示例 Vivado 项目拷贝到PC。本教程中使用8group_8event_8branch_for_for_Zybo_Z7_10例程。本教程保存在 c:/temp 目录。 请务必将...原创 2020-09-11 18:15:58 · 1259 阅读 · 1 评论 -
AXI总线性能监测和FPGA调试:VARON&VSTAR
VARON是一款AXI总线性能监测工具,可通过将其集成到实际芯片中来使用。可与硬件仿真器一起使用,既能传输性能的数值,又能帮助用户分析传输瓶颈。VSTAR是一款FPGA调试工具,可以实时观察信号转换并自动提取信号序列规则。原创 2020-08-27 17:57:06 · 723 阅读 · 1 评论