可编程定时/计数器 8253
- 8253 的内部结构
- 数据总线缓冲器
- 为双向,三态的 8 位缓冲器,直接挂接在数据总线上,它时 8253 与 CPU 之间的数据接口
- 读写逻辑
- 是接收来自 CPU 的控制信号,包括 读 / 写 信号和 地址信号 ,实现对计数器和控制寄存器的 读 / 写 控制
- 控制寄存器
- 只能写入 ,不能读出。控制字将决定计数器的工作方式,计数形式以及输出方式
- 计数器
- 由 16 位所存寄存器和一个 16 位的减一计数器组成,最大初值为 0 ,既二进制为 65536(0000 0000 0000 0000 ) ,十进制为 10000,十六进制为 0FFFFH
- 结构图
- **8253 的工作方式 重点:方式 0 , 2 , 3 **
- 软启动 0 4
- 硬启动 1 5
- 软硬结合 2 3
- 方式0(计数结束产生结束)
- 软件启动,不重复计数,计数结束 OUT 输出高电平,可作为中断请求信号
- 只计数一个周期,重新写入计数初值,开始新的技术周期
- 在计数过程中,GATE 变为低电平,停止计数,在计数过程中 GATE 为高电平
- 在脉冲信号下降沿,计数器减一
- 在计数过程中,可修改计数值
- 脉冲图
- 方式 1 (可编程单稳触发器)
- 硬件启动(GATE 产生由低到高的跳变过程),不自动重复的工作方式
- 写入控制字后,OUT 输出高电平
- 写入计数器初值后,计数器不会开始计数,当 GATE 端由低到高后,在下一个脉冲的下降沿开始计数,OUT端由高到低,计数结束后OUT输出高电平