传统的DRAM是异步工作的,处理器送地址和控制信号到存储器后,等待存储器进行 新 最内部操作(选择行线和列线读出信号放大并送输出缓冲器等),处理器需等待一段存取延时
校作图 时间后才能存取数据,因而必须消耗较长时间以确保数据传输可靠,影响了系统性能。在
DRAM接口上增加时钟信号则可以降低存储器芯片与控制器同步的开销,优化DRAM与
CPU之间的接口,这是同步DRAM(SDRAM)的最主要改进。
同步操作 SRAM速度LbSDRAM更快
处理器访问SDRAM时,SDRAM 的所有输入信号均在系统时钟CLK的
上升沿被存储器内部电路锁定:SDRAM的所有输出信号均在系统时钟CLK的上升沿被输出。这样做的目的是使SDRAM的操作在系统时钟CLK的控制下,与系统的高速操作严格同步进行。CKE为时钟使能信号,只有该信号有效时,时钟输入才能作用于SDRAM芯片。 多存储体配置 为了进一步提高存取速度和减少内部操作冲突,SDRAM的存储体被拆分为多个相互独立的存储体(bank)。这种内部组织结构可以支持流水线方式的并行操作。各存储体可同时和独立工作,也可选择顺庄工作或交替工作。例如,当一个存储体正在刷新时,另一个存储体可以进行正常的读写操作,从而提高存取速度。通常由片内地址线的最高一位或若干位选择存储体。
命令控制 传统的异步DRAM 是根据控制信号的电平组合选择工作方式的,而SDRAM将一组控制信号的电平编码组合为“命令”。例如,RAS、CAS、WE、CS以及特定地址线的不同组合分别代表激活存储体(active,所有存储体在读/写之前都必须被激活)、读、写、预充等不同的命令。
模式寄存器在SDRAM加电后必须先对模式寄存器进行设置,控制SDRAM工作在不同的操作模式下。在模式寄存器中可以设置CAS延迟、突发类型、突发长度和测试模式等。
表3.1比较了传统异步DRAM和SDRAM的功能差异。