锁存器(Latch)
锁存器是一种对脉冲电平敏感的双稳态电路,它具有0和1两种稳定状态,一旦状态被确定,就能自行保持,直到有外部特定输入脉冲电平作用在电路位置时,才有可能改变状态。
锁存器是电平触发的存储单元,数据存储的动作取决于使能信号的电平。锁存器不锁存信号时,输出端的信号随输入端变化,相当于通过一个缓存器一样;锁存器锁存信号时,输入端信号不起作用。
锁存器最大危害在于对毛刺敏感。在FPGA设计中要避免产生锁存器,锁存器的存在不利于实现同步操作,也会让静态时序分析变得复杂。
锁存器的数据存储动作取决于输入使能信号的电平值,仅当锁存器处于使能状态时,输出数据才会随着数据输入发生变化,否则处于锁存状态。
下面主要介绍D锁存器:
D锁存器只有当时钟信号为0时,才能进入存储状态。通过分析我们可以知道,D锁存器是一种电平触