自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 资源 (5)
  • 收藏
  • 关注

原创 matlab产生指定范围的随机数

clc;clear all;close all;%产生随机的[0,7]范围的整数len = 800;A = round(7*rand(1,800));dlmwrite ('data.txt',A);

2018-03-16 09:57:04 10030

原创 Validation Failed:User configuration exceeds BRAM count in the selected device!

https://zhidao.baidu.com/question/2265847626538877548.html选择的FPGA/CPLD里面的BRAM资源太少了,不足以例化这个memory,换个高级的FPGA,或者将数据量设置的少一些。

2018-03-12 10:03:20 2094

原创 三段式状态机

//----三段式状态机------//reg [3:0] cstate;reg [3:0] nstate;always @ (posedge clk or negedge rst_n) if(!rst_n) cstate <= IDLE; else nstate <= nstate;always @ (cstate or wr_req or rd_req)begin case(c...

2018-03-09 09:40:38 534

原创 upsample和resample的区别

最近在做cic滤波器设计时,用到了这两个函数,需要仔细研究一下。

2018-03-01 18:05:15 5077 2

Vivaod FFT IP核调试例子

Vivaod FFT IP核调试例子,对8点[0 1 2 3 4 5 6 7]进行FFT 变换,Vivado仿真结果和matlab仿真结果一致。

2023-04-11

SI5341.pdf

LOW-JITTER, 10-OUTPUT, ANY-FREQUENCY, ANY-OUTPUT CLOCK GENERATOR

2020-10-14

特权FPGA VIP视频图像开发套件例程详解2——DDR2控制器读写测试.pdf

本实例对 Altera 提供的 DDR2 控制器 IP 核模块进行操作,每 1.78 秒执 行一次 DDR2 的写入和读出操作。先是从 0 地址开始遍历写 256*64bits 数 据到 DDR2 的地址 0-1023 中;在执行完写入后,执行一次相同地址的读操 作,将读出的 256*64bits 数据写入到片内 RAM 中。

2020-10-14

top_rs.zip

本工程实现了RS(255,223)的编码功能,并对两组数进行了RS编码的仿真验证,最终经matlab仿真验证,结果一致。

2020-06-23

DDR3读写时序分析

对DDR3的User Interface的Command时序以及读写时序进行了详细分析

2018-10-09

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除