FPGA的NIOS-II入门

硬件部分设计

1)建立新项目

2)进行Qsys系统设计

  • 点击Tools下拉菜单下的Qsys工具
  • 启动Qsys后,点击File-save,在文件名中填写为kernel后点击OK
    在这里插入图片描述
  • 双击clk_0元件,对Clock进行时钟设置,设为为50M
    在这里插入图片描述
  • 在“component library”标签栏中找到“Nios II Processor”后点击Add,在Nios Core栏中选择Nios II/f选项,其他保持默认选项
    在这里插入图片描述
  • 在”Caches and Memory Interfaces”标签栏中保持默认设置(Instruction Cache选择4Kbytes),其他全部保持默认设置。
    在这里插入图片描述
  • 将nios2_qsys_0重命名为cpu,点击”Rename”即可重新命名
    在这里插入图片描述
  • 将cpu的clk和reste_n分别与系统时钟clk_0的clk和clk_reset相连,

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值