静态功耗与动态功耗

本文深入解析了芯片功耗的两大来源——动态功耗和静态功耗。动态功耗包括翻转功耗和短路功耗,受活动因子、负载电容、电源电压和时钟频率的影响;静态功耗则由亚阈值泄漏电流、栅泄漏电流、结泄漏电流和竞争电流构成。文章还介绍了降低功耗的多种策略,如门控时钟、动态电压调整、电源门控和使用多种阈值电压。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

0. 功耗源

功耗的本质是能量耗散。由能量守恒定律可知,能量只能从一种形式转成另一种形式,能量的总量不变。芯片耗散的电能主要转化成热能。如果一颗芯片的功耗过大,容易导致工作时温度过高,造成功能失效,甚至晶体管失效。因此,减小芯片功耗是很重要的一个任务。静态功耗以及动态功耗是两个主要的功耗源。

1. 动态功耗

动态功耗来源于:
(1)当门翻转时,负载电容充电和放电,称为翻转功耗
(2)pmos和nmos管的串并联结构都导通时的有短路电流,称为短路功耗

1.1 翻转功耗

翻转功耗可以用如下公式表示:
P s w i t c h = α C V D D 2 f P_{switch}=\alpha C V_{DD}^2f Pswitch=αCVDD2f
α \alpha α 称为活动因子,是电路节点从0跳变至1的概率。时钟的活动因子为1,因为它在每个周期都有上升和下降。大多数数据的活动因子为0.5,每周期只跳变一次。
C称为负载电容。
有以下办法可以降低翻转功耗:
(1)使用门控时钟
降低活动因子是降低功耗的非常有效的办法,如果一个电路的时钟完全关断,那么它的活动因子和动态功耗将降为0。Verilog在设计寄存器时采用下面写法可以综合成一个带门控的寄存器。

input reg d;
always @(posedge clk or negedge resetn) begin
    if(~resetn) 
        q<= 1'b0;
    else if(enable)
        q<= d;
end

(2) 减小毛刺
毛刺会增大活动因子,有可能使门的活动因子增加到1以上。

(3)减小负载电容
电容来自于电路中的连线以及晶体管。缩短连线长度,良好的平面规划和布局可以使连线电容减小。选择较小的逻辑级数以及较小的晶体管可以减小器件的翻转电容。

(4)电压域
动态功耗与电压有平方的关系,降低电源电压可以显著降低功耗。将芯片划分成多个电压域,每个电压域可以根据特定电路的需要进行优化。例如,对于存储器采用高电源电压来保证存储单元的稳定性,对于处理器采用中等大小的电压,对运行速度较低的IO外围电路采用低电压。解决跨电压域信号传输的方法是使用电平转换器

(5)动态电压调整DVS
CPU处理不同的任务有不同的性能要求。对于低性能要求的任务,可以使时钟频率降低到足以按预定时间完成任务的最低值,然后使电压降低到该频率下工作所需要的最小值就可以节省大量的能耗。

在这里插入图片描述

(6)降低频率
动态功耗正比于频率,芯片只应当工作在所要求的频率下,不能比所要求的还要快。由前面小结可以,降低频率还可以采用较低的电源电压,大大降低功耗。

(7)谐振电路
谐振电路通过使能量在储能元件如电容或电感之间来回传送而不是将能量泄放到来减小翻转功耗。

1.2 短路功耗

短路功耗发生在当输入发生翻转时,上拉和下拉网络同时部分导通的时候。如果输入信号翻转速率比较慢,那这两个网络将同时导通较长的一段时间,短路功耗也会比较大,增大负载电容可以减小短路功耗,原因是负载较大时,输出在输入跳变期间只翻转变化很小的一个量。

短路电流一般为负载电流的10%。当输入边沿变化速度很快时,短路功耗一般只占翻转功耗的2%-10%。

2. 静态功耗

静态功耗主要来源于:
(1)流过截止晶体管的亚阈值泄漏电流(subthreshold leakage)
(2)流过栅介质的泄漏电流(gate leakage)
(3)源漏扩散区的p-n节泄漏电流(junction leakage)
(4)在有比电路中的竞争电流

在这里插入图片描述

2.1 亚阈值泄漏电流

亚阈值泄漏电流是晶体管应当截止时流过的电流。在90nm节点之前,泄漏功耗主要在休眠模式下才考虑,这是因为它与动态功耗相比可以忽略不计。但是在低阈值电压和薄栅氧的纳米工艺中,泄漏电流占到总工作功耗的1/3。

亚阈值泄漏电流与多种因素有关。提高源极电压或应用一个负的体电压可以减小泄漏。泄漏电流还与温度有关,限制芯片温度对于控制泄漏至关重要。另外,通过两个或更多个串联晶体管的泄漏电流会应堆叠效应(stack effect)而大大减小。例如两输入与非门,两个NMOS堆叠在一起。

2.2 栅泄漏电流

栅极泄漏电流发生在一个电压加到栅上时(例如当门导通时)载流子遂穿通过薄栅介质的情况下。泄漏电流与介质厚度有极强的关系。工艺中通过选择合适厚度的介质将栅泄漏电流限制到一个可接受的水平上。泄漏电流还取决于栅极电压。通过使晶体管堆叠起来并使截止晶体管靠近电源/地线可以使栅泄漏电流减小。

2.3 结泄漏电流

结泄漏电流发生在源或漏扩散区处在与衬底不同电位的情况下。结泄漏电流与其他泄漏电流相比时通常都很小。

2.4 竞争电流

静态CMOS电路没有任何竞争电流,但其他某些电路甚至在静态时本身就会吸取电流。电流模式逻辑和许多模拟电路也会吸取静态电流。这样的电路应该在休眠模式时通过禁止上拉或电流源工作来关断他们。

2.5 降低静态功耗办法

(1)电源门控
减小静态电流最容易的方法就是关断休眠模块的电源。这一技术称为电源门控。
(2) 多种阈值电压和栅氧厚度
有选择的应用多种阈值电压可以使具有低Vt晶体管保持性能而又使具有高Vt晶体管的其他路径减少泄漏。
大多数纳米工艺的逻辑管采用薄栅氧,IO晶体管采用厚的多的栅氧以使它们能够承受较大的电压。
(3)可变阈值电压
通过体效应可以调制阈值电压。在休眠模式下应用一个反向体偏置减小泄漏。在工作模式下利用一个正向体偏置来提高性能。
(4)输入向量控制
由前面可知,堆叠效应和输入排序会引起亚阈值泄漏和栅泄漏的变化。因此,一个逻辑模块的泄漏与门的输入有关。输入向量控制是当模块置于休眠模式时,应用一组输入图案使模块的泄漏最小。这些输入向量可以通过寄存器上的置位/复位输入端或通过扫描链加入。

在数字集成电路设计中,静态CMOS动态CMOS电路是实现组合逻辑电路的两种常见方式,它们在速度功耗方面有着显著的差异。静态CMOS电路利用P型N型MOSFET晶体管的互补对来实现逻辑功能,由于晶体管始终对输入变化做出反应,静态CMOS电路具有较低的功耗特性。然而,由于每个逻辑门需要成对的P型N型晶体管,导致晶体管数量较多,从而增大了电路的物理尺寸,并可能因晶体管的寄生电容增大而降低电路的速度。 参考资源链接:[CMOS组合逻辑电路:静态动态电路解析](https://wenku.csdn.net/doc/65hwoyher7?spm=1055.2569.3001.10343) 动态CMOS电路则通过电荷存储来实现逻辑功能,它通常使用更少的晶体管,因此可以实现更小的芯片尺寸,并且由于减少了晶体管数量,可以提高电路的速度。但是,动态CMOS电路需要额外的时钟控制来维持电荷状态,这就引入了额外的功耗。此外,动态CMOS电路中的电荷泄漏电荷共享问题可能导致性能下降。 例如,在设计一个四输入门(AND)时,静态CMOS电路可能需要16个晶体管(每个输入4个),而动态CMOS电路则可以通过一个串联的P型晶体管一个n+2个晶体管的n型网络来实现相同的功能。这减少了晶体管数量,并可能提供更快的信号传输速度,但同时也会增加电荷泄露的风险,从而导致功耗增加信号稳定性问题。 因此,在选择使用静态还是动态CMOS电路时,设计师需要根据应用需求权衡速度、功耗电路可靠性等因素。对于需要高速操作较小尺寸的应用,动态CMOS可能是一个好的选择,而对于低功耗设计,静态CMOS则更受青睐。 参考资源链接:[CMOS组合逻辑电路:静态动态电路解析](https://wenku.csdn.net/doc/65hwoyher7?spm=1055.2569.3001.10343)
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值