常用组合逻辑verilog实现之8-3优先编码器

本文详细介绍了如何使用Verilog实现8-3优先编码器,包括问题描述、Verilog源码以及综合和仿真的结果。通过设计、综合和仿真,读者可以学习到Verilog语言和FPGA开发的基本流程。
摘要由CSDN通过智能技术生成


一、问题描述

本例中将实现一个8-3优先编码器。优先编码器允许多个输入信号同时有效,输出针对优先级别高的信号进行编码。

8-3优先编码器有对应的芯片实现比如TI公司的CD4532,可以从下面链接下载其手册。

CD4532数据手册

8-3优先编码器的内部门级结构图如下(来自CD4532手册):
内部门级结构

8-3优先编码器的真值表如下所示:
真值表

注意:上面真值表有一个Eo信号,它的功能是对下一级输出使能信号,用于两个或多个CD4532的级联。GS信号表示优先编码器是否处于工作状态,等于1时表示 其正常工作。


评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值