同步FIFO设计

同步FIFO设计:

FIFO(first in first out)可以由其名称理解为先入先出储存器,其设计即为双口RAM,其外部没有读写地址线,写入时按照顺序写入,读取时同样按照顺序将先写入的先读出来,后再将后写入的按顺序读出。

依照以上设计思想,首先需主体寄存器80个,每8个为一组,并行输入一组8个数据。当写入时先写入[7:0]这低位8个寄存器,随后一个时钟周期内移位至高八位内,再在低8位中存入数据。以此可实现循环储存。在代码实现部分使用拼接符 { } 来实现移位。

再读取时,同样先读取最先进入的,所以在设计中加入了一个计数器来计算移位次数,使每次读取时可以从最先开始的数据位输出。在读取和输入都是用状态机来实现。

无论是在读取时还是写入时,每一次数据位的增减都经过判断,输入/输出,移位三步在3个时钟周期内完成,所以数据的保持时间为3倍的系统时间。


module FIFO_ctrl(
                clk,
                rst_n,
                fifo_wr_en,
                fifo_rd_en,
                fifo_full,
                fifo_empty,
                fifo_wr_data,
                fifo_rd_data,
  • 1
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值