74ls160/74ls161中文资料介绍

原文:http://www.dzdlt.com/components/2010082728887.html

74LS160 芯片同步十进制计数器(直接清零)
 ·用于快速计数的内部超前进位
 ·用于n 位级联的进位输出
 ·同步可编程序
 ·有置数控制线
 ·二极管箝位输入
 ·直接清零
 ·同步计数
 本电路是由4 个主从触发器和用作除2计数器及计数周期长度为除5的3位2进制计数器所用的附加选通所组成。有选通的零复位和置9输入。为了利用本计数器的最大计数长度(十进制),可将B输入同QA 输出连接,
输入计数脉冲可加到输入A上,此时输出就如相应的功能表上所要求的那样。LS90可以获得对称的十分频计数,办法是将QD 输出接到A输入端,并把输入计数脉冲加到B输入端,在QA输出端处产生对称的十分频方波。

74LS161同步四位二进制计数器(直接清零)
74LS162同步十进制计数器(同步清零)
74LS163同步四位二进制计数器(同步清零)

 ·用于快速计数的内部超前进位
 ·用于n 位级联的进位输出
 ·同步可编程序
 ·有置数控制线
 ·二极管箝位输入
 ·直接清零
 ·同步计数
 原理:这种同步可预置四位二进计数器是由四个D 型触发器和若干个门电路构成,内部有超前进位,具有计数、置数、禁止、直接(异步)清零等功能。对所有触发器同时加上时钟,使得当计数使能输入和内部门发出指令时输出变化彼此协调一致而实现同步工作。这种工作方式消除了非同步(脉冲时钟)计数器中常有的输出计数尖峰。缓冲时钟输入将在时钟输入上升沿触发四个触发器。这种计数器是可全编程的,即输出可预置到任何电平。当预置是同步时,在置数输入上将建立一低电平,禁止计数,并在下一个时钟之后不管使能输入是何电平,输出都与建立数据一致。清除是异步的(直接清零),不管时钟输入、置数输入、使能输入为何电平,清除输入端的低电平把所有四个触发器的输出直接置为低电平。有了
超前进位电路后,无须另加门,即可级联出n位同步应用的计数器。它是借助于两个计数使能输入和一个动态进位输出来实现的。两个计数使能输入(ENP 和ENT)计数时必须是高电平,且输入ENT必须正反馈,以便使能动态进位输出。因而被使能的动态进位输出将产生一个高电平输出脉冲,其宽度近似等于QA 输出高电平。此高电平溢出进位脉冲可用来使能其后的各个串联级。使能ENP 和ENT 输入的跳变不受时钟输入的影响。电路有全独立的时钟电路。改变工作模式的控制输入(使能ENP、ENT 或清零)纵使发生变化,直到时钟发生为止,都没有什么影响。计数器的功能(不管使能、不使能、置数或计数)完全由稳态建立时间和保持时间所要求的条件来决定。

引脚功能表:

PEParallel Enable (Active LOW) Input并行启用(低电平)输入
P0–P3Parallel Inputs并行输入
CEPCount Enable Parallel Input 计数启用并行输入
CETCount Enable Trickle Input计数启用涓流输入
CPClOCk (Active HIGH Going Edge) Input时钟输入
MRMaster Reset (Active LOW) Input主复位(低电平)输入
SRSynchronous Reset (Active LOW) Input同步复位(低电平)输入
Q0– Q3Parallel Outputs (Note b)并行输出(注b )
TCTerminal Count Output (Note b)终端计数输出(注b )

选择开关方式真值表:

*SRPECETCEP 工作模式
LXXXRESET (Clear)清零
HLXXLOAD (Pn  Qn)置数
HHHHCOUNT (Increment)计数
HHLXNO CHANGE (Hold)保持(不变)
HHXLNO CHANGE (Hold)保持(不变)
 

 图2 74LS160/74LS161/74LS162/74LS163 引脚图

 

图2 74LS160/74LS161/74LS162/74LS163 逻辑图

        图3 74LS160/74LS161/74LS162/74LS163  状态图

Count Enable = CEP • CET • PE
TC for LS160A & LS162A = CET • Q0 • Q1 • Q2 • Q3
TC for LS161A & LS163A = CET • Q0 • Q1 • Q2 • Q3
Preset = PE • CP + (rising clock edge)
Reset = MR (LS160A & LS161A)
Reset = SR • CP + (rising clock edge)
(LS162A & LS163A)

交流波形图:

     图1 时钟到输出延迟计数             图2 主复位输出延迟,主复位
              时钟频率,脉冲宽度                 脉冲宽度,和主复位恢复时间

                        

Recommended Operating Conditions建议操作条件:

Symbol 符号Parameter 参数-最小值典型最大值UNIT 单位
VCCSupply Voltage 电源电压54LS 4.5 5.0 5.5 V
74LS4.755.05.25
TAOperating Ambient Temperature Range 操作环境温度范围54LS –5525 125
74LS02570
IOHOutput Current — High 输出电流-高电平54,74--–0.4mA
IOLOutput Current — Low 输出电流-低电平54LS --4.0 mA
74LS--8.0

LS160A and LS161A直流特性工作温度范围(除非另有说明)
DC CHARACTERISTICS OVER OPERATING TEMPERATURE RANGE (unless otherwise specified)

PE, CET   –0.8 IOS Short Circuit Current短路电流(Note1) –20 - –100 mA VCC = 最大 ICC Power Supply Current电源电流 Total, Output HIGH 总输出高电平电流 - - 31 mA VCC = 最大 Total, Output LOW总输出低电平电流 32

LS162A LS163A直流特性工作温度范围(除非另有说明)
DC CHARACTERISTICS OVER OPERATING TEMPERATURE RANGE (unless otherwise specified)  

Symbol 符号Parameter 参数Limits限制范围单位Test Conditions 测试条件
最小典型最大
VIHInput HIGH Voltage输入高电平电压2.0--VGuaranteed Input HIGH Voltage for All Inputs
VIL Input LOW Voltage输入低电平电压 54--0.7VGuaranteed Input LOW Voltage for All Inputs
74--0.8
VIKInput Clamp Diode Voltage钳位二极管输入电压-–0.65–1.5VVCC = 最小, IIN = –18 mA
VOHOutput HIGH Voltage输出高电平电压 542.53.5-VVCC = 最小, IOH = 最大, VIN = VIH CC OH IN IH or VIL per Truth Table真值表
742.73.5-
VOLOutput LOW Voltage 输出低电平电压54, 74-0.250.4VIOL=4.0mAVCC = VCC 最小, VIN = VIL or VIH VIN = VIL or VIH per Truth Table真值表
74-0.350.5IOL=8.0mA
IIHInput HIGH Current 输入高电平电流μAVCC = 最大, VIN = 2.7 V
Data, CEP, ClOCk--20
PE, CET, SR--40
Data, CEP, ClOCk --0.1 mAVCC = 最大, VIN = 7.0 V
PE, CET, SR--0.2
IILInput LOW Current Data输入低电平电流  -
CEP, ClOCk, PE, SR --–0.4mAVCC = 最大, VIN = 0.4 V
CET--–0.8
IOSShort Circuit Current(Note 1)短路电流–20--100mAVCC = 最大
ICCPower Supply Current电源电流  mAVCC = 最大
Total,Output HIGH 总输出高电平电流--31
Total,Output LOW 总输出低电平电流--32

 AC CHARACTERISTICS (TA = 25℃)交流特性

Symbol 符号Parameter 参数Limits限制范围UNIT 单位Test Conditions 测试条件
最小典型最大
fMaxMaximum Clock Frequency最大时钟频率2532-MHzVCC=5.0V CL=15pF
tPLH tPHLPropagation Delay传播延迟 ClOCk 到 TC-20 35 ns
1835
tPLH tPHLPropagation Delay传播延迟 ClOCk 到 Q-13 24 ns
1827
tPLH tPHLPropagation Delay传播延迟 CET 到 TC-9.0 14 ns
9.014
tPHLMR or SR to Q MR 或 SR 到 Q-2028ns

AC SETUP REQUIREMENTS 交流安装要求(TA = 25℃)

Symbol 符号Parameter 参数Limits限制范围UNIT 单位Test Conditions 测试条件
最小典型最大
tWCPClOCk Pulse Width Low低电平时钟脉冲宽度25--nsVCC = 5.0 V
tWMR 或 SR 脉冲宽度20--ns
tsSetup Time, other*设置时间20--ns
tsSetup Time 设置时间PE 或 SR25--ns
thHold Time, data保持时间,数据3--ns
thHold Time, other保持时间,其他0--ns
trecRecovery Time 恢复时间MR 到 CP15--ns

                       图4 74LS161应电路---LED矩阵电路



评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值