混合信号PCB设计中单点接地技术的研究

本文探讨了单点接地技术在混合信号系统中的应用,特别是针对数据采集板卡,通过合理划分数字地和模拟地,有效降低噪声干扰,提升系统精度。详细分析了地平面铺设方法及实例应用,确保信号采集的准确性。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >


随着计算机技术的不断提高,高性能的模拟输/输出系统越来越受到重视。无论在模拟输入系统还是在模拟输出系统中,都存在着数字信号与模拟信号共存的问题。尤其是对于一块混合信号的PCB(印刷电路板),模拟电路和数字电路交错混杂。同数字信号相比,模拟信号由于其噪声免疫能力差,容易受到数字部分的高频信号的影响,更容易遭受干扰。因此,在模拟信号和数字信号并存的混合信号系统中,如何对二者划分、处理,都要进行充分的考虑,才能提高模拟信号采集的精度。而其中对系统“地”的设计是一个很关键的问题。本文主要阐述了一种在PCB设计中比较特别的地平面铺设方式—单点接地。

1 单点接地原理

现在越来越多的多层PCB 被用到各种工程应用中,4层、8层、12层的PCB 已经很常见了,甚至根据特殊应用需求,更多层的PCB 也被应用在工程中。 相对来说,4层板应用的最为广泛。 使用多层印制板是为了得到更好的电磁兼容性。 使得印制板在正常工作时能满足所要求的电磁兼容和敏感度标准。 正确的堆叠有助于屏蔽和抑制EMI(电磁干扰)。 在4层的PCB 设计中, 硬件设计人员在分层时一般会使用如下的层划分方式:SIGNAL_TOP、GND、POWER、SIGNAL_BOTTOM。

SIGNAL_TOP为顶层的信号层,GND为地层,POWER为电源层,SIGNAL_BOTTOM为底层的信号层。

这是最常用的层划分方法,其中,对地层的处理通常的做法是给整个GND 层全部覆铜,一方面起到屏蔽作用,另一方面可以给高频数字信号一个完整的回流路径。

模拟信号和数字信号都需要回流到地,但是,随着数字电路工作速度的提高,信号边缘越来越陡峭,目前大多数工程设计中的数字系统的信号边缘都已达到了ps级别,从频域来看,这种信号有着非常丰富的高频分量, 其频谱范围甚至可以达到几十GHz。 正是由于数字信号变化速度快, 数字地上的浮动就比较大,从而造成数字地上引起的噪声就会很大。 而对于混合信号来说, 无论是数模转换还是模数转换’ 运算放大器还是ADC/DAC,模拟信号都是需要一个纯净的地作为参考平面来工作的。

如果模拟地和数字地混在一起,噪声就会影响到模拟信号。所以,在混合信号的PCB 设计中,要对数字地和模拟地进行划分。 以数据采集板卡为例,在精度和速度要求不是很高的情况下,可以只是简单的将地分割为数字地和模拟地,中间用瓷珠或者二极管连接,也可以直接一点短接,以减小数字地的波动对模拟地的影响。 但是在精度和速度都要求比较高的情况下,这种简单的分割所起的作用就微乎其微了。 这时就要进行更精细的分割了。 首先将整个地先分成纯数字地和模拟地,由于AD 芯片本身同时存在数字和模拟两部分电路, 所以要再把模拟地细分成模拟部分的数字地和模拟部分的模拟地。图1 就是一块14 位数据采集卡的地层分割示意图。 纯数字地和模拟地之间用DC-DC 配合光藕实现完全的隔离, 而模拟部分的数字地和模拟部分的模拟地在AD 芯片的下方一点连通(单AD 芯片)。


图1 数据采集卡地平面分割方法

在不考虑空间辐射的前提下, 我们来分析一下这种地平面分割方法。 数字部分本身对噪声的免疫能力比较强,而模拟部分则不同,由于模拟部分的放大器、ADC/DAC 的参考电压输入端都需要一个纯净的地平面做参考点, 而这部分的地恰恰又是最容易被“污染”的。 所以纯数字地和模拟部分的数字地在这里暂不考虑。 我们只考虑模拟部分的地平面铺设问题。

首先来看一下如图2 所示的一个典型数据采集卡的部分原理图,其中X、Y、Z分别为完成特定功能的电路(或者是芯片)。


图2 数据采集卡部分原理图
上一页123下一页
00

几部分电路和供电电源的低端都标有等电势符号, 表明所有的接地符号都处于同一个电位。 在实际的PCB 设计中,我们在对电路进行布图布线时, 一般都会采用如图3所示的连接方法(用导线和通过地平面连接原理是一样的)。


图3 用导线连接的地线示意图

由于有完整的地平面,所以,在进行PCB 设计时通常是将SIGNAL_TOP或者SIGNAL_BOTTOM层中各器件的地都直接就近打在地层上,采用这种接地方法的目的就是要保证各接地点的对地阻抗尽量小。这样各部分电路的等电势端之间用导线(地层同样可以看作是导线的,只是电阻要小些)连接。

但是,当考虑导线(地平面)及过孔上的电阻时情况就不一样了。如图4所示。


图4 一般布线方法

考虑到各段之间的电阻,则在各部分电路作为参考点的接地端就有了变化,假设各段的电阻为3.2mΩ这个数值是根据18#导线的电阻值计得来,那么电路Z接地端就大约有个1mV的电压偏置,电路Y接地端的电压偏置达到了700μV。小功率(或许是小信号)电路X的地端的偏置大约是352μV。如果X是一个运算放大器,它的正输入端接到本身的接地点,则相加点对以供电电源的地平面做参考点信号源就会产生一个325mV 的偏置,同时由于放大电路的存在,整个误差会被再次放大。同样,如果Z是一ADC,则相当于在其外部参考电压输入管脚的地平面上加上了一个1mV的偏置。以14位数据采集系统为例,假设,其输入范围为+5V>-5V(即量程为10V),通过计算(计算公式为:量程/214)可知其LSB为0.61mV,即使是在没有任何其他损失的情况下,ADC(模数转换芯片)已经损失了一位半,接近两位。相当于只使用了一个12分辨率的ADC,整个系统的精度不可能再达到14位。所以说,在一个分辨率为14位或者更高位的数据采集系统中,这种,情况是绝对不允许的。改善这种状况的方法如图5所示。


图5单点接地电路

从每部分电路到供电电源的地平面参考点分开导线走线。通过这种方法,电路X相对于地只有0.32μV的偏置,偏置减少了90%,现在就可以忽略不计了,电路Y的偏置也减少了90%多,只有64μV。与图4相比,这种方法极大的减小了各个电路间由于电流的叠加作用产生的相互干扰。但Z的偏置仍然是1mV左右。为了进一步改善电路Z的偏置仍然比较大的问题,改善的方法有如下几种,例如,可以使用更粗的导线作为信号的返回线,或者X和Z的位置互换,使大功率电路Z更靠近电源的地。还有一种方法就是由于电路间的相互干扰已经消失,对于对地偏置确定的电路,我们可以采用补偿的方法对其进行校正。

电路5实际上已经达到了电路2的目的,即所有电路的低端都回到单一的公共“地”点,避免在导线上共同形成电压降。 每一条线都分开返回,地线电流不会混在一起。实际上,单一接地点可以是一块真正的金属块,在公共点提供最低可能的电阻。 如果供电电源的压降必须减小到最小,则电源“高”端导线也可按相似的方法接线。

公共线也可以是一条很粗的母线,只要线上的干扰满足低电平的要求。这样的母线对于数字电路也是合适的公共地线,最后数字公共“地”接到模拟的“地”以建立整个系统的公共“地”。

包含有多个电源和多个机箱的系统则需要考虑的更多一些。通常,不管电源是谁供给2所有的线汇到公共点2然后和系统得公共端接在一起,以便工作。如图5,使所有+5V的负载都回到+5V的公共端(低端), 所有+15V的负载都回到+15V的公共端(低端),最后用一条导线将公共端连在一起。在多电源系统中2可能需要进行判断性试验确定地线接法以达到最佳的解决方案。

上一页123下一页
002 单点接地应用实例

以一块精度为万分之一的数模转换卡为例说明单点接地在实际工程中的应用方法。

在这块数模转换卡中,DA芯片使用的是BB公司的DAC7734,它是一款16位高速DAC,输出范围为-10V~+10V,数据采用串行输入,每片内有4路模拟输出,每路都有独立的基,准电压输入端。共使用两片DAC7734,对外共有8路模拟输出。

电压基准电路是使用National Semiconductor的LF442搭建的,可以进行微调,以保证输出的精度。

由于板卡上有两个DA芯片,所以在进行PCB设计时将每个DAC的周边电路的模拟地通过导线直接连接到DAC的模拟地上,然后在两个DAC中间通过一点与模拟部分的数字地连接。

根据以上研究的混合信号地平面分割以减小干扰的方法,得到如下实际布线图如图6所示。(图中只画出了一个DAC及其周围电路的地的连接情况)。

每个器件(包括其周围电容)的接地端分别用很粗的导线连接到AD或者是DA 的模拟地上,所有的地都在AD或者DA的下面与数字地一点连接。


图6 实际布线

最后的调试结果表明:在使用了单点接地的地平面处理方法后,精度得到了很好的控制,达到了万分之一,满足了设计要求,而且非常稳定。

3 结束语

随着工业现场对于A/D、D/A系统的需求越来越多,标准也越来越高,更高速度和精度的A/D、D/A系统的需求也在增大,而地平面的处理恰恰就是制约速度和精度不断提升的瓶颈。本文研究的混合信号地平面处理方法已在多个工程中得到应用,并取得了很好的效果。

<think>嗯,用户现在问的是关于PCB分地设计的建议和最佳实践,特别是单点接地、模拟地和数字地以及电阻连接的问题。我需要根据之前的回答和引用内容来组织一个全面且结构清晰的回答。 首先,用户之前的问题是关于模拟地和数字地分开并通过电阻单点接地的目的,我已经详细解释了核心目的、技术实现、设计要点等。现在用户进一步想获取具体的设计建议和最佳实践,所以需要将这些内容提炼出来,分点说明。 根据引用内容,单点接地适用于低频,多点接地适用于高频,而混合接地可能是个折中方案。用户提到了电阻连接,所以需要详细说明如何选择电阻或磁珠,连接点的位置,布局注意事项等。同时,引用中还提到了分割地平面的方法,比如物理分割和电源分割,这些都需要纳入最佳实践中。 要注意用户可能关心实际应用中的常见错误和如何避免,比如跨分割布线的问题,或者不正确的连接方式导致噪声耦合。此外,验证和测试部分也很重要,用户可能需要知道如何验证他们的设计是否有效。 另外,用户引用了三个资料,需要确保回答中的建议与这些引用内容一致,例如引用1中提到的单点接地不适用于高频,引用3中的电源分割设计,这些都应在建议中体现。同时,要注意用户可能对如何具体实施分割(比如使用0Ω电阻或磁珠)有疑问,需要详细说明选择标准和布局技巧。 还要考虑用户可能的实际应用场景,比如他们可能在设计混合信号电路板,包含ADC、DAC或传感器等,需要针对这些情况给出具体建议。例如,在ADC附近单点连接,确保参考电位一致。 最后,确保回答结构清晰,分点列出设计原则、布局建议、连接方法、常见错误及验证方法,让用户能够逐步理解和应用这些最佳实践。</think>### PCB分地设计建议与最佳实践 在混合信号PCB设计中,正确处理模拟地(AGND)与数字地(DGND)的分割与连接是抑制噪声、保证信号完整性的关键。以下结合理论、引用内容和工程实践,提供分地设计的核心建议与最佳实践: --- #### **一、分地设计基本原则** 1. **必要性判断** - **需分地场景**:系统中存在高噪声数字电路(如MCU、开关电源)与敏感模拟电路(如传感器、ADC、音频电路)共存时,必须分割模拟地与数字地[^1][^3]。 - **无需分地场景**:若数字电路噪声极低(如低功耗传感器节点)或模拟电路抗噪能力强(如高电平音频输出),可简化设计,直接使用统一地平面[^2]。 2. **频率适应性原则** - **低频系统(<1MHz)**:优先采用**单点接地**,避免长地线阻抗导致电位偏移[^1][^2]。 - **高频系统(>10MHz)**:需结合**多点接地**(通过地孔阵列)降低回流电感,但需通过单点直流连接(如磁珠)阻断高频噪声耦合[^2][^3]。 --- #### **二、具体实施步骤与建议** ##### **1. 地平面分割方法** - **物理分割**: - 在PCB布局阶段,将模拟与数字电路分区域放置,两地平面通过**无铜间隙**(至少2mm)隔离,阻断直接噪声传导[^1][^3]。 - **关键规则**: - 模拟信号走线禁止跨越数字地平面,反之亦然(若必须跨区,下方需添加局部参考地)。 - 电源分割需与地平面对齐(如AVCC对应AGND,DVCC对应DGND),避免交叉耦合。 - **示例布局**: ```plaintext | 模拟电路区 (AGND) | 分割槽 | 数字电路区 (DGND) | | ADC/DAC/传感器 | | MCU/逻辑器件/电源 | ``` ##### **2. 单点接地连接实现** - **连接器件选择**: - **0Ω电阻**:适用于低频系统(<10MHz),提供直流连通且便于调试断开,阻抗可忽略($Z \approx 0$)[^1][^3]。 - **磁珠(Ferrite Bead)**:用于高频系统(>100MHz),在目标频段(如500MHz-1GHz)呈现高阻抗($Z_{\text{bead}}>100Ω$),抑制噪声电流[^2][^3]。 - **短接线**:仅用于验证阶段临时连接,需避免形成天线效应。 - **连接点位置**: - 优先靠近**混合信号器件**(如ADC、DAC)的接地引脚(如图1所示),确保两地电位差最小[^1][^3]。 - 避免将连接点放置在数字电源或时钟信号附近,防止噪声注入。 ##### **3. 混合接地设计(高频系统适用)** - **结构**:单点直流连接(磁珠/0Ω电阻) + 多点高频接地(地孔阵列)。 - **示例**: ```plaintext AGND平面 ──磁珠── DGND平面 │ 高频地孔阵列(间距&lambda;/10,&lambda;为噪声波长) ``` - **优势**:既维持直流电位一致,又通过地孔降低高频回流路径电感[^2][^3]。 --- #### **三、关键注意事项与常见错误** 1. **禁止跨分割布线** - 若信号线跨越分割槽,需在走线下方添加局部地平面(如图2所示),否则回流路径绕行会导致电感增加($L_{\text{loop}} \propto l$),引发EMI[^3]。 2. **避免地环路** - 两地平面仅通过单一器件连接,若多点连接会形成闭合环路,外部磁场变化(如电源线干扰)将感应环流($I_{\text{loop}}= \frac{\Phi}{L}$),引入共模噪声[^2]。 3. **敏感电路布局优先级** - 将最敏感的模拟电路(如基准电压源)放置在单点接地点(A点)附近,此点电位最稳定[^1][^2]。 4. **电源与地的协同设计** - 模拟电源(AVCC)与数字电源(DVCC)需通过独立LDO或滤波器供电,且电源走线不得跨越对方地平面[^3]。 --- #### **四、验证与调试方法** 1. **噪声测试** - 使用示波器测量单点连接处的峰峰值电压($V_{\text{pp}}$),若超过器件容限(如ADC的LSB电压),需优化连接点位置或增加滤波电容[^3]。 2. **热插拔测试** - 验证单点接地在瞬态大电流(如USB热插拔)下的稳定性,防止电位突变导致闩锁效应[^3]。 3. **频谱分析** - 通过频谱仪观察模拟信号频段(如音频20Hz-20kHz)的噪声基底,确保数字开关噪声(如MHz级)未泄漏至模拟域。 --- #### **五、典型案例修正** - **错误案例**:某工业控制板中,数字电源与模拟电源共用地平面,导致温度传感器输出漂移±5%。 - **修正方案**: 1. 分割AGND与DGND,通过0Ω电阻单点连接于ADC下方。 2. 增加AVCC的π型滤波电路(10μF+10Ω+10μF)。 3. 修正后漂移降至±0.2%[^3]。 --- ### 相关问题 1. 如何通过仿真工具(如SIwave)验证分地设计的效果? 2. 多层PCB中如何优化地平面分割与堆叠设计? 3. 高频系统中单点接地与多点接地的混合设计如何实现阻抗匹配?
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值