文章目录
前言
本文仅仅简单介绍了SR触发器、D触发器、J触发器、T触发器的使用。
简介
数字电子技术中的触发器是存储二进制信息的基本单元,广泛应用于时序电路设计。不同触发器类型在结构、功能和应用场景上各有特点。以下详细介绍常用触发器的工作原理、特性方程、逻辑结构及使用示例,并结合实际应用场景进行分析。
1. SR触发器(Set-Reset Flip-Flop)
工作原理
1.基本结构
基本结构:由两个交叉耦合的与非门(或或非门)构成,是最简单的锁存器(电平触发)。
2.输入信号
S(Set):置位端(高电平有效),使输出Q=1。
R(Reset):复位端(高电平有效),使输出Q=0。
3.真值表
S R Q(t+1) 状态描述
0 0 Q(t) 保持
0 1 0 复位—>0
1 0 1 置位—>1
1 1 无效 禁止状态(不稳定)
4.缺点
缺点:存在禁止状态(S=R=1时输出不确定),需避免输入同时为高电平。
5.应用示例
按键消抖电路:利用SR锁存器消除机械开关的抖动信号。
当按键按下时,S=1、R=0 → Q=1;松开时,S=0、R=1 → Q=0,输出稳定。
2. 钟控SR触发器(Clocked SR Flip-Flop)
工作原理
1.改进点
改进点:在基本SR触发器前增加时钟控制门(与门),由时钟信号(CLK)控制输入。
2.触发条件
触发条件: