想用 一组GPIO来驱动并口TFT,尝试了一下,实现是可以实现,但是就单单GPIO 翻转频率为2.67M。实际并口是需要一半的周期就可以。这里就需要一个对应的WR信号。
上升沿采集数据信号。实际顺序首先DMA驱动GPIO 为低电平,然后DMA驱动8个GPIO给出数字信号,然后DMA驱动GPIO给高电平,这个时候数据就被采集了,但是三次DMA,开销就大了。
想用 一组GPIO来驱动并口TFT,尝试了一下,实现是可以实现,但是就单单GPIO 翻转频率为2.67M。实际并口是需要一半的周期就可以。这里就需要一个对应的WR信号。
上升沿采集数据信号。实际顺序首先DMA驱动GPIO 为低电平,然后DMA驱动8个GPIO给出数字信号,然后DMA驱动GPIO给高电平,这个时候数据就被采集了,但是三次DMA,开销就大了。