应用于串行RapidIO的高速SerDes电路设计-论文笔记

论文题目: 应用于串行RapidIO的高速SerDes电路设计

作者: 张雪琳    -北大硕士

并行传输

优点:不需要对数据进行额外处理,且传输数据量随并行数据位数成倍增加

缺点:由于芯片封装技术落后于集成电路的发展速度,导致有限的芯片管脚数目无法满足并行数据传输的需求,从而给并行数据传输方式提出了巨大的挑战;随着系统工作速度的提高,并行数据间的信号歪斜和串扰等问题也越来越严重,且更容易受到工艺涨落、电压波动和温度变化的影响而导致通道间特性不对称,这越发限制了并行传输方式的发展

Serdes(Serializer/Deserializer)

在发射端(Transmitter,Tx)将多路低速并行信号转换成高速串行信号(串行功能);在信号经过传输线以后,又负责在接收端(Receiver,Rx)将高速串行信号重新转换成低速并行信号(解串功能)。该技术能够充分利用传输线的信道容量,减少传输线和器件的引脚数目,从而提高传输速度、降低通信成本。此外,SerDes技术采用差分交流耦合信号,具有传输速率快、传输距离远及抗干扰能力强等优点,已成为主流的串行通信技术。

在高速SerDes电路中,通常在接收端采用时钟数据恢复电路(Clock and Data Recovery,CDR)从数据跳变沿中恢复出合适的采样时钟,从而不需要直接传输高速时钟信号。这样可以降低对时钟偏斜的依赖,减少时钟布线的限制,从而提高数据传输速率。对于串行RapidIO中的SerDes电路,也采用CDR来产生接收端采样时钟。在多通道扩展时,需要在每个通道单独采用时钟恢复电路。

Serdes设计难点

1、接口时钟问题

在高速串行接口电路中,芯片内部处理并行信号,而通道传输串行信号。这就需要接口模块在发射端和接收端分别实现串行和解串的功能,即SerDes,这使得电路在接口部分的工作速度高于芯片内部工作速度。

源同步接口(SourceSynchronous Interface)是一种可行的解决办法。在源同步系统中,接收端与发射端共享同一个时钟源,从而需要对整个接口电路进行时钟树设计。然而,出于功耗和可靠性的考虑,系统设计应避免将一个高速时钟信号直接分布在整个芯片上。因此,源同步接口电路通常采用一个较低的时钟信号做布局布线,并通过

  • 0
    点赞
  • 12
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Dirby

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值