KCU105自测

KCU105自测

一、KCU105组成元件

KCU105组成元件如图1所示。

图1  KCU105组成元件

 

二、KCU105自测

    Step1:设置配置开关

  

将开关SW15-6打在关闭状态(如图1中28区域所示)。

备注:SW15-6(FPGA_M2)用于选择配置模式,其中0代表masterSPI 配置模式;1代表JTAG配置模式。

     Step2:连接电源

   

将电源插头与J15(如图1中39区域所示)相连。打开开关SW1(如图1中30区域所示)。

备注:LED-DS3绿色代表电源系统正常。

Step3:初始化配置

   

按下SW4(如图1中27区域所示),初始化配置。

    Step4:执行自测

   

自测由一系列测试组成。当一个测试通过时,对应的LED灯会亮起(如图1中区域23所示)。其中CLOCK、DDR、BRAM、FLASH、I2C测试不需要用户输入;DIP、PB、Rotary测试需要用户开启相关开关。

备注:DIP测试通过,仅当DIP开关SW12(如图1中26区域所示)全部打开;PB测试通过,仅当push-buttons均被按过(如图1中区域24所示),上下左右按键不要求按下顺序,但中心按键要求最后按下;Rotary测试通过要求旋转开关SW13(如图1中40区域所示)。

Step5:安装vivado设计套件

Step6:进一步学习

 

 

 

AXI

AXI(AdvancedeXtensible Interface)是Xilinx从6系列的FPGA开始引入的一个接口协议,主要描述了主设备和从设备之间的数据传输方式。在ZYNQ中继续使用,版本是AXI4,ZYNQ内部设备都有AXI接口。其实AXI就是ARM公司提出的AMBA(AdvancedMicrocontroller Bus Architecture)的一个部分,是一种高性能、高带宽、低延迟的片内总线,也用来替代以前的AHB和APB总线。第一个版本的AXI(AXI3)包含在2003年发布的AMBA3.0中,AXI的第二个版本AXI(AXI4)包含在2010年发布的AMBA 4.0之中。

 

一、AXI4的三种接口

    AXI4——Forhigh-performance memory-mapped requirements
    AXI4-Lite——For simple,low-throughput memory-mapped communication   
    AXI4-Stream——For high-speedstreaming data

AXI4协议相当于原来的AHB协议,提供高速的系统内部互连通道,可以支持burst模式,主要用于处理器访问存储等需要高速数据的场合;AXI4-Lite为外设提供单个数据传输,相当于原来的APB协议,用于访问一些低速外设;AXI4-Stream接口就像FIFO一样,数据传输的时候不需要地址,而是主从设备直接连续读写数据,主要用于如视频、高速AD、PCIe、DMA接口等需要高速数据传输的场合,跟Xilinx原来的LocalLink协议类似。

 

二、工作模式

    AXI4和AXI4-Lite接口包含5个不同的通道:

    Read Address Channel
    Write Address Channel
    Read Data Channel
    Write Data Channel
    Write Response Channel

    图1-1和1-2表式主从设备之间的读写信道模式。AXI4提供独立的数据和地址的读写连接,允许同时的、双向的数据传输;AXI4要求1个地址,传输256字的数据;AXI4协议描述了各种选择,来实现高速数据输出。AXI4-Lite很多地方与AXI4相似,但是不支持突发数据传输。AXI4-Stream协议定义一个独立信道传输数据流,与AXI4不同,AXI4-Stream接口支持不限数量的突发数据传输。

 

 

 

 

 

 

 

 

 

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
KCU105是Xilinx公司推出的开发板,适用于Altera Stratix V GX FPGA。KCU105原理图是展示这个开发板上各个电路、芯片和连接器之间的关系和布局的图纸。 KCU105原理图包含了不同功能模块之间的电路连接、芯片引脚和信号线的连接方式。这些模块包括FPGA、DDR3内存、PCIe接口、高速收发器、电源管理模块等。KCU105原理图的设计旨在实现高效的信号传输、稳定的电源供应以及整个系统的可靠运行。 原理图中,FPGA是KCU105的核心,它是可编程的逻辑电路,用于实现各种功能和算法。FPGA与外部内存模块DDR3相连接,以提供大容量的数据储存和高速访问能力。PCIe接口用于将开发板与计算机或其他设备连接,实现数据的传输。 高速收发器模块用于在FPGA和其他设备之间进行高速数据传输。它支持各种协议和传输速率,可满足不同应用的需求。电源管理模块则负责为各个模块提供稳定的电源,并对电源进行管理和监控。 除了以上介绍的主要模块,KCU105原理图还包含了其他细节和辅助模块,如时钟源、调试接口、LED指示灯等。这些部分都在原理图中有所显示,以便于用户了解开发板的设计和接口细节。 总之,KCU105原理图通过图示的方式展示了开发板上各个模块之间的连接和布局,让用户更好地了解和使用该开发板,从而实现各种应用的开发和实验。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值