通信原理---HDB3---FPGA--极性转换

9 篇文章 3 订阅
4 篇文章 0 订阅


前文参考我的上一篇博客,本来在上面修改的最后不能发表,所以在这里补了最后一步极性转换,原理前文已经介绍通信原理---FPGA---HDB3码编码_基于fpga的hdb3编码-CSDN博客

HDB3编码(1)

always @ ( posedge clk or negedge rst_n )
begin
 if( !rst_n )  begin
  flag <= 0;
  codeout <= 2'bxx;
 end
 else  begin
  if( codein_b == 2'b01 || codein_b == 2'b10 )  begin  //输入1或B
   if( flag == 0 )  begin
    codeout <= 2'b01;  //+1
    flag <= 1;    //极性更改
   end
   else  begin
    codeout <= 2'b10;  //-1
    flag <= 0;    //极性更改
   end
  end
  else if( codein_b == 2'b11 ) begin       //输入V
   if( flag == 0 )   //
    codeout <= 2'b10;  //输出-1
   else
    codeout <= 2'b01;  //+1
  end
  else  begin
   codeout <= codein_b;
  end
 end
end

  • 3
    点赞
  • 20
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值