目录
偶数分频
二分频电路
寄存器级联法
寄存器级联法能实现2^N的偶数分频,具体做法是采用寄存器结构的电路,每当时钟上升沿到来的时候对输出结果进行翻转,以此来实现偶数分频,时序如图:
计数器法
计数器法可以实现任意偶数分频,以六分频为例子,电路需要实现的是:计数器从0开始计数至2,当clock上升沿取到clock= 2时,输出clock进行翻转,时序如下:
加如对占空比没有要求,可以使用状态机来实现六分频电路,定义六个状态:状态0时clk的输出为0,状态1,2,3,4,5时clk的输出为1,也可以同样的实现六分频电路,以此类推,可以实现任意偶数分频的电路,并通过状态的输出为1,控制特殊占空比。
奇数分频
不满足50%占空比
当采样边沿每次遇到count=0的时候翻转,每次遇到1的时候再次完成翻转。
只需要修改N的值和count的位宽,即可实现任意奇数分频。
50%占空比
在边沿采样的时候如果发现计数器的值是1或者2,那么则翻转信号clk2,体现在posedge_clk2和negedge_clk2上,这两个信号取”相或“操作,得到logic_or就是50%占空比的分频电路
只需要修改分频数N和count的位宽即可实现任意奇数的50%占空比分频。
https://blog.csdn.net/weixin_43698385/article/details/122760093
https://blog.csdn.net/weixin_43698385/article/details/122762621