基于FPGA的PCIE总线实现PC与SDRAM的数据读写过程

关于实验室的一个工程项目,该工程主要包括GUI、COM组件、驱动和FPGA,我主要负责软件部分,现在记录下基本的修改编辑过程:

1、修改COM组件

(1)修改IS3_1000.cpp添加方法,找到相似的方法进行修改,

(2)修改ioctrol.h    主要包括读写命令地址(#define)和 CLT_CODE也需设置一下 

2、修改WDM驱动文件(利用WDK编译,cd:f  f  build  生成一个pcie.demo.sys与inf文件)

(1)修改S3_1000.c添加修改case

(2)修改ioctrl.h中添加修改读写命令地址(#define)和CTL_CODE也需设置一下,同COM组件的修改一样

3、修改PCIE调用 MFC界面

(1)主要包含对COM组件的接口声明、调用

(2)利用一些相关MFC的显示API


  • 3
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值