Allegro PCB 软件自动检查走线是否跨分割

PCB上的走线如果有跨分割的情况,会影响到走线上信号完整性。所以当在PCB布线完成后会对重要的信号线进行检查,是否有对于参考层有跨分割布线。很多同学都是在布线完成之后这一部分进行人工检查费时费力,可以利用Allegro PCB 中有自动显示走线与void关系的功能进行检查,下面为其具体流程:

1. 设置正确的叠层

打开叠层设置管理器,将想要检查的信号参考平层类型设置为PLANE。
在这里插入图片描述

2.设置高亮颜色

点击Assign Color按钮,然后选择要使用标记的颜色。
在这里插入图片描述

3. 选择检查功能

点击Display选项卡,选点选其中的Segments Over Voids选项,然后在设计区任意点鼠标左键,生成报告。在这里插入图片描述

4. 报告查看

完成上述操作之后,会自动弹出报告,其会将所有相邻的或跨void的情况列出来,并给出了具体的位置坐标,可点击坐标跳转到具体位置进行查看。
在这里插入图片描述

  • 2
    点赞
  • 10
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
通过PCB走线可以提高ESD(静电放电)防护的方法如下: 1. 地线设计:在PCB布局中,应合理布置地线,将地线尽可能贴近信号线和电源线,以降低ESD对信号和电源的影响,并为ESD产生的电荷提供引流路径。 2. 分割回线:将回线分成短段,避免长段回线上的电压波动,减少ESD在回线上的传导。同时,回线之间的间距要足够大,以减少电荷在回线之间的损失。 3. 参考平面设计:在PCB设计中,应尽量增加参考平面的面积,有效地降低ESD对信号线和电源线的干扰。参考平面可以扮演屏蔽和引流的作用。 4. 电流限制器:在ESD防护回路中使用合适的电流限制器,以限制ESD放电过流对敏感元件的破坏。 5. 使用保护器件:将ESD保护器件(例如TVS二极管)连接到需要防护的信号线和电源线上,以吸收和释放ESD产生的电荷,从而保护敏感元件。 6. 接地设计:PCB布局时应确保地线的路径短、宽而扎实,通过增加接地点的数量,提高接地的效果,减少ESD对电路的损害。 7. 隔离电路:利用隔离电路的设计来减少ESD从一个区域传导到另一个区域,从而保护敏感电路。 总的来说,通过合理的PCB走线设计可以有效提高ESD防护。在设计过程中要考虑电流的流动路径、电荷的引流和吸收、地线的设计、参考平面的增加等因素。通过综合考虑这些因素,可以最大程度地降低ESD对电路的影响,提高系统的安全性和可靠性。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值