Cadence Allegro PCB设计88问解析(二十六) 之 Allegro中快速连接近点飞线(Derive connectivity命令)

一个学习信号完整性的layout工程师
在进行设计PCB时,经常会复用之前的参考设计,或者将其中的某一模块copy过来。因为之前的设计是经过测试验证的,所以有些相同的模块就没必要重新layout。避免引入未知的问题,但是在这个模块的导入或导出时,经常会遇到一些网络断链的情况。比如我们导出和导入布局时,因为设计单位的不同或者规则设计不一致,会出现下面的这种情况:

在这里插入图片描述
会有各种小飞线,如果我们在不想要改动布局或者器件布局合理的情况下,我们可以使用如下命令进行操作:

第一步:Derive connectivity

在Allegro的菜单下选择Tools命令,点击Derive connectivity,会弹出如下对话框:
在这里插入图片描述

第二步:convert lines to connect lines

连接飞线,一般勾选前两个命令,点击OK,就可以看到飞线消失了,如下图所示:
在这里插入图片描述
上一篇文章:Cadence Allegro PCB设计88问解析(二十五) 之 Allegro中交换pin网络(交换器件引脚) 的链接如下,大家可以点击查看哟:链接: link

以上资料主要是本人在PCB设计中和网络搜索整理而成
如有雷同或错误,希望各位大神留言指正,感谢!!!
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

刘小同学

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值