VCS基本选项命令介绍

  【转载】https://blog.csdn.net/l471094842/article/details/109637893

一:如何执行(编译执行)

  1:编译链接生成二进制可执行文件

  $vcs source_file[compile_time_options],  例如 vcs +v2k filename.v -debug_all   (+2k指2001版本)

    compile_time_options 可选项

          A:基本可选项

         -Mupdate     :增量编译,再次编译时只编译改变的文件,提高速率

     -R                :run after compilation,编译后继续执行run

       -gui             :打开DVE图形界面

       -l<filename>:set log file name,用于写编译信息,大型项目中经常使用,如 -l compile.log

    -sverilog      :支持system verilog

      +v2k    :支持verilog2001的标准

      B:工艺库可选项

      -v lib_file  :lib_file(工艺库名字) RTL代码里涉及到工艺库

   -y lib_dir   :告诉vcs到哪里找这个工艺库

     +libext+lib_ext:当用到很多库,代替-v

     +incdir+inc_dir:代码里如果有include,使用这个命令告诉vcs包含文件的位置。verilog代码里面写`include "filename.vh"

        C: 文件可选项

   -f file               :当有很多源代码时,将这些源代码整合到file里

    D:修改可执行文件名字

          -o foo     :可执行文件名为simv,使用此命令改名字;      如 -o my_simv

    F:define 一个宏

    +define +<macro_name>=<value> :macro_name 宏名;value 初始化值;    如+define+INCR_COUNTER

 2:执行

   $simv[run_tiime_options]

      例如   ./sim -gui &(./指在当前文件,sim指编译得到的可执行文件,gui指打开vcs的gui界面-dve,&指后台执行)将会得到执行的PID值

      -s   结束仿真时间

      $plusargs() 动态接收参数

      -E echo     

      -l logfile   把仿真信息写入logfile文件里

二:基本知识

1:  verilog compiled simulator;包含PLI 1.0/VPI接口(调用c++/c的程序);

2:  支持多抽象层仿真 

    行为级描述(验证,不可综合) - RTL级描述(设计,寄存器传输级) - Gate-level(门级,RTL级经过综合得到,与具体工艺              库相关,TSMC,SMIC,CSMC)

三:vcs debug

  三种debug方法:system task calls,VCS UCLI,VCS DVE(GUI)

  考虑因素:速度,信号可见性,信号。。可用性

1:  system task calls

    $display 打印变量赋值前值

    $montor 打印变量赋值后值,变量值改变,打印值也变

    $time  仿真时间

    $readmemb  将文件里的内容读入存储器中,读二进制binary

    $readmemh 将文件里的内容读入存储器中,读十六进制hexadmecimal

2:  VCS UCLI命令行  效果不好   $vcs filename +v2k -ucli -R

3:  DVE

    根据此笔记的一打开DVE软件,DVE支持交互式仿真(在终端输入命令),支持后仿分析

          tips1:task里面的参数在波形上显示不出来,所以最好使用display显示出来

     tips2:debug 

      f10 单步执行(括号加外箭头),f11单步且进入函数体执行(括号加内箭头);每次单步仿真结束需点下箭头重新仿真方可再次仿真

          tips3:波形知识点 

                  F键:波形自动,全屏

     group:将多个信号组成一组

     set radix:波形的不同显示形式,十进制,二进制....状态机显示状态为set radix - state name

     找波形里面具体数字有没有出现:右上角空-value-数字-前后点,可发现有没有这个数字

     compare:选中比较的两个图形-signal-compare-name输入-creat-close

     构造bus:选中信号-set bus-观察bus后的总线波形

    tips4:DPI  (在verilog里调用c语言的代码)

                第一步:写一个c文件,c文件要求:#include“svdpi.h“

                

 

    第二步:在verilog源文件里添加调用c代码的语句

           

    第三步:在终端执行编译命令时,添加c代码文件以及sverilog命令

    

    第四步:终端执行 ./simv

    显示hello,verilog

四:post-processing with VCD+ files

   VCD(verilog change dump)是VCS的早期波形文件,VCD+是VCD压缩文件;大的项目波形文件很占内存与影响速度,所以产生了VCD波形文件,记录寄存器的值,层次等;将一些系统函数(例如$vcdpluson)嵌入到源代码中,编译仿真产生VCD文件(后缀名为vdp),打开DVE,参考log文档与波形文件,快速解决bug。

1:什么时候使用VCD+

  当debug一个成熟的设计时,当仿真分析需要多名设计人员参与时,当仿真采用script(如makefile)时

2:VCD+的系统函数

  $vcdpluson(level_number,module_instance)从module这个模块开始,记录number-1层

      level_number:  0-记录特定模块的所有层次模块

              1-记录特定模块的顶层模块

              n-记录特定模块向内的n个模块

      module_instance:以此模块为基准

  $vcdplusoff(module_instance) 关闭

3:VCD+的编译执行

  compiling:  vcs files vcdplus_switches other_switches

        files: sources files

        vcdplus_switches: 更改vcd文件名,否则在simulator后默认生成vcdplus.vpd文件。+vpdfile

                 +vdpfilename.vpd

        other wsitches: vcs的其他开关选项;

        还有debug选项开关选项:-debug,-debug_all, debug_pp

  simulate:  ./simv

  打开DVE,打开vcd文件:dve -vpd vcdplus.vpd。  或者dve &—>file—>open database—>vcdplus.vpd

4:在源代码如何添加系统函数

   `ifdef dumpme

    $vcdpluson();

   `endif

  通过是否定义dumpme(一般在脚本的complier里定义宏)+define+dumpme

5:$test$plusargs  键盘动态接收参数

6 :  在已有makefile文件的基础上,使用VCD文件的步骤

  make clean -> make com -> make sim -> dve &(或者dve -dvp vcdplus.vpd) -> 查看波形,可双击波形上的某个数值进入源代码 - >debug   

7:readmemb:将文件里的内容存在数组里。一般在VCD文件里没有数组的波形,可使用$vcdplusmemon将数组导入。

8:$display

   $display("hello verilog  ",`__FILE__,`__LINE__);  //打出具体文件具体行的hello verilog,两个下划线

   //打出的hello,verilog为红色字体

</article>
### VCS System Verilog 编译选项 VCS作为编译型Verilog仿真器,在处理SystemVerilog源码的过程中提供了多种编译选项来优化和控制编译流程[^1]。这些选项分为编译期(compile-time)选项和运行期(run-time)选项,同时也包含了用于调试目的的特定选项[^2]。 #### 基本编译选项 对于编写好的SystemVerilog代码,在Linux环境下使用`vcs`命令进行编译时,可以通过指定不同的参数来自定义编译行为: - `-sverilog`: 启用SystemVerilog支持模式。 - `+define+:<macro>` 或者 `-D<macro>`: 定义预处理器宏。 - `-debug_all`: 开启全面调试功能,这会增加额外的信息帮助定位错误。 - `-R`: 自动执行生成的模拟程序而不必手动启动它。 - `-lca`: 使用线程安全库构建可执行文件。 - `-full64`: 支持64位地址空间下的大型设计验证。 - `-timescale=...`: 设置时间单位与时精度,默认为`1ns/1ps`. #### 文件列表与模块选择 当项目规模较大时,推荐采用文件列表(filelist)的方式管理多个源文件: - `-f <file_list>`: 指定包含所有待编译文件路径的文本文件。 为了仅针对某些顶层模块进行编译或测试,还可以利用以下两个重要标志之一: - `-top <module_name>`: 明确指出哪个是顶级模块。 - `-kdb`: 使能内嵌断点设置能力以便更精细地控制仿真的暂停位置。 #### 调试辅助工具集成 如果希望在遇到问题时能够借助图形界面波形查看器进一步分析,则可以在编译过程中加入相应指令让VCS配合第三方EDA软件工作,比如Verdi3: - `+acc`: 提供对Accellera标准兼容性的访问权限给后续使用的波形浏览器或其他调试环境。 - `+vpi`: 如果计划加载外部动态链接库(DLL),则需启用此开关允许VPI接口调用。 ```bash vcs -o simv -f filelist.f +acc ``` 上述命令展示了如何综合运用以上提到的各种常用选项完成一次典型的SystemVerilog工程编译操作,并准备好了可以直接运行(`simv`)以及通过Verdi观察内部信号变化的可能性。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值