FPGA FIR fdatool filter designer MATLAB

位数问题

fdatool

  • 先确定输入信号的位宽,比如17位
  • 在fdatool中,选set quantization parameters

在这里插入图片描述

  • 选input/output
    在这里插入图片描述
  • 设置input word length 为17bit(not confirmed)在这里插入图片描述

fir compiler

  • implementation
    在这里插入图片描述
  • 注意:
    当设置输入位宽为16位时,ip核输入为16位。BUT当将输入增加到17位时,ip核input为24位,需要自行补零进行位拼接
  1. 请添加图片描述
    FIR滤波出现上述问题,是下面的FIR时钟设置不对
    请添加图片描述
    CLK和input采样率要么一样,要么使用CE使能,保证一个信号送一次,而不会每个CLK周期都送数据,下面是改正后的波形,滤波正确:
    请添加图片描述
  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值