外部时钟假设是125M差分时钟,经过差分转单端后,转为125M的单端时钟分别输入PLL0和PLL1,经过PLL内部的转化,转化为PLLCLK_OUT,然后到达再进一步转化得到线速率。转化公式如下图
PLL输出为PLLCLKout。flinerate为线速率。
PLL输出的时钟再经过/(1,2,4,8) /4,5 /2 后得到PMA的时钟和PCS的时钟。然后通过选择有可能得到TX_OUT。
TX_OUT接下来需要分频得到TXUSRCLK和TXUSRCLK2时钟,如下图所示。
外部时钟假设是125M差分时钟,经过差分转单端后,转为125M的单端时钟分别输入PLL0和PLL1,经过PLL内部的转化,转化为PLLCLK_OUT,然后到达再进一步转化得到线速率。转化公式如下图
PLL输出为PLLCLKout。flinerate为线速率。
PLL输出的时钟再经过/(1,2,4,8) /4,5 /2 后得到PMA的时钟和PCS的时钟。然后通过选择有可能得到TX_OUT。
TX_OUT接下来需要分频得到TXUSRCLK和TXUSRCLK2时钟,如下图所示。