硬件系统工程师宝典(7)-----信号完整性分析中的时序设计

各位同学大家好,欢迎继续做客电子工程学习圈,今天我们继续来讲这本书,硬件系统工程师宝典。

上篇我们说到信号的串扰以及减小串扰的方法。今天我们来看看信号的时序设计需要考虑什么?

信号的时序设计

信号的时序要求就是数据信号与其对应的时钟信号保持某种同步关系。数据的采样同样依赖于某特定的时钟,由于信号边沿频谱高最容易受干扰,因此在采样时钟对数据信号进行采样时,应尽可能远离信号变化的边沿。如下图所示:

时钟CLK采样数据DATA的示意图

数据DATA发生变化后,需要等待Tsu的建立时间才能被采样,采样之后,相对于采样点,数据需要保持TH时间,这样才能实现对数据的有效接收。也就是说,为了使信号具有较好的时序设计余量,需要尽可能加大信号采样需要的信号建立时间和保持时间。

时序系统

高速电路设计中所涉及的时序系统主要分为两类:源同步系统和共同时钟系统。源同步系统的同步时钟由发送数据或接受数据的芯片提供;而共同时钟系统的时钟是由另外的时钟芯片提供。如下图所示:

源同步系统示例

共同时钟系统示例

作者举了一个例子,一个基本的源同步时钟系统的结构示意如下图所示:

源同步时钟系统的结构示意图

驱动芯片在发送数据信号的同时也产生了选通信号,而对于接收端的触发器,接收该选通信号脉冲数据,这个选通信号也可以称为源同步时钟信号。

在源同步时钟系统中,数据和源同步时钟信号是同步传输的,在设计中要保证这两个信号的飞行时间完全一致,说白了就是信号怎么发送的,就要怎么接收到。例如在进行DDR类存储的电路设计时所进行的PCB蛇形走线,都是为了满足信号之间的时序要求。

S参数模型、IBIS参数模型

作者对信号完整性分析中的S参数模型、IBIS参数模型的概念做了介绍。S参数是一种描述线性无源互连结构的行为模型,S参数模型把互连结构看成一个黑盒子,仅通过端口处的能量就可以描述互连结构的行为特征。

IBIS是用来描述IC器件的输入、输出和I/O Buffer行为特性的文件,也是一个行为模型,可以反映器件开关速度和驱动能力等特性,并且可以用来模拟Buffer和板上电路系统的相互作用,工程人员可以利用这个模型对PCB上的电路系统进行SI、串扰、EMC及时序的分析。作者还对这两种模型的应用做了论述,感兴趣的同学可以参阅原著学习。


另外,整理了一些电子工程类的资料,分享给大家,目前有模拟电路、单片机、C语言、PCB设计、电源相关、FPGA、EMC、物联网、Linux相关学习资料,还有针对大学生的资料包,后续还会有更多资料分享给大家,助力大家学习,成就梦想~

链接可在往期文章中找(在文章的最后有链接)~

模拟电路设计的九个级别,你是模电几段?

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

电子工程学习圈

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值