低功耗设计
每天一个小脚印
深耕自己
展开
-
low power基础知识简介
1、component of power:Leakage power: lpower dissipated in steady state.Dynamic power: power dissipated due to transition/activity. Signal toggling, glitches, short-circuit will cause dynamic powerin addition, dynamic power is component of switching原创 2020-11-19 14:44:56 · 1775 阅读 · 0 评论 -
门控时钟--低功耗设计
一、门控时钟做什么用?门控时钟包括分离门控时钟和集成门控时钟(integrate clock gating,ICG),用于降低功耗。二、什么是门控时钟?结构是什么?如何实现门控作用?Clockgating:在数据无效时,将寄存器时钟关闭的技术,能够有效降低功耗, 是低功耗设计的重要方法之一。门控时钟其实就是一个逻辑模块,在寄存器的输入数据无效时,将寄存器的输入时钟置为0,而此时寄存器值...原创 2019-09-04 11:00:25 · 3670 阅读 · 0 评论 -
IC后端设计中的功耗分析和低功耗设计
一、功耗分析功耗分析包含静态分析和动态分析。芯片的功耗分析与电源网络的电压降有关。静态功耗又称泄露功耗,是芯片在待机状态时泄露电流产生的功耗。动态功耗是晶体管处于跳变状态所产生的功耗,主要由开关电流引起的动态开关功耗以及短路电流产生的短路功耗组成。静态功耗分析:其中,是反偏二极管泄漏电流,是源漏极对衬底的电流。是栅极感应的泄露电流。例如,对于nMOS而言,当栅极上所加为...原创 2019-03-31 00:14:49 · 5366 阅读 · 0 评论 -
RTL编码阶段的低功耗设计--转载
低功耗是当今大多数芯片的关键要求。芯片的功耗越大,设备就会越热,运行速度越慢。并且在高温下,芯片的可靠性会降低。本文讨论如何在RTL级对功耗进行优化。那么在RTL编码期间可以有哪些方法降低功耗?在芯片逻辑转换期间,CMOS电路中的任何开关活动都会产生瞬时电流,增加功耗。设计中最常见的存储元件是同步触发器,它的输出会在输入数据和时钟改变时改变。 因此,如果输入数据和时钟只有在需要时才存在...转载 2019-09-04 11:35:08 · 2105 阅读 · 0 评论