vivado的sysgen进行Verilog代码的验证

嵌入blackbox的代码中必须有clk和ce这两个信号,即使在代码中他们没有任何用处。另外,我在用Verilog时发现,如果我定义的寄存器型变量没有赋初值,在仿真时有时没有输出。因此我觉得应该在定义中间信号时赋初值,这样应该可以避免这样的情况,如果依然没输出,可能是代码的问题,当然,也可能忘了选择仿真器了。

将代码嵌入blackbox后,会自动弹出配置文件(m文件),文件中主要有几处需要根据需要更改。1、输出类型。设计有符号数(FIX)还是无符号数(UFIX),确定小数点位置。2、配置文件所包含的文件。这个在代码使用了IP核时或者调用了其他代码时需要更改,加入使用的其他文件,可以参考system generator的帮助文档。最后是单速率的设置。一般还是不改吧,不过我曾经使用不同的输入速率,将配置文件中判断输入是否为同一速率的语句给注释掉了也可以正确仿真(不注释掉会报错),就是没有移植到硬件,不知道在硬件上会不会有问题,还请高手解答。
一般blackbox报错后,先排除代码的错误,如果继续报错,则可能是配置文件的问题了,如包含文件不全、输入速率和配置文件要求不一致等。仔细排除就可以了。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值