verilog一点总结

本文总结了Verilog HDL在描述组合逻辑和时序逻辑电路时的方法,包括连续赋值语句、always语句的应用。讨论了FPGA与CPLD的区别,强调了FPGA在时序逻辑电路设计中的优势。文章还提到了同步复位与异步复位的区别,并推荐使用异步复位、同步释放的方式。此外,分享了逻辑资源优化的策略,如资源共享、提取公共子表达式和注意语句位置,以及Verilog HDL的书写规范,如信号类型的正确使用和信号表示的约定。
摘要由CSDN通过智能技术生成

在initial或always外的assign赋值语句称为连续赋值语句一般在描述纯组合电路时使用

在Verilog HDL中,可以使用三种方法来生成组合逻辑电路:使用连续赋值语句,使用不带时钟触发的always语句.和使用函数。

FPGA与CPLD相比。最大的一个特点就是它的寄存器相当丰富,因此.更加适合设计时序逻辑电路

用FPGA描述时序逻辑电路只有一种方法,就是用带时钟触发沿的always语句,

同步复位和异步复位的区别就在于:前者的复位信号不能出现在always语句的敏感信号表中。无论是同步复位还是异步复位,always语句的结构都是if(Reset)⋯else⋯,否则,综合工具将不能正确的综合。

推荐使用异步复位,同步释放的方式,而且复位信号低电平有效。

逻辑资源优化

FPGA内部的逻辑资源是相当宝贵的.用Verilog HDL进行

FPGA设计时.良好的描述风格可以有效的节省程序所耗费的逻辑资源。以下是几个有效的节省硬件资源的方法。

1)资源共享。资源共享通常指的是互斥条件下的运算语句共享同一个算术逻辑单元。实现资源共享通常有两种方法。其一是在综合工具的选项中打开资源

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

kobesdu

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值