Sigrity 中Special void的设置问题

目录

Sigrity 中Special void的设置问题

special void 定义

这样做的好处是什么呢?

设定Special void的根本原因是什么呢?

如何设定Special void呢?

Special void 有哪几种类型呢?


Sigrity 中Special void的设置问题

在PowerSI 和 Speed2000中都有Tool-->Options--》Special Void 这个设置选项。在Layout stackup check 中也有类似的设定。

Options中Special void的设定

Stackup 中Hole Threshold 设置
​​

special void 定义

PCB设计中void的定义就是避让,PCB工程师很容易理解。比如via 跟shape 的避让区。special void字面意思就是特殊的避让。参考文档中定义special void 是 negative metal shape that are not included in simulation。可以理解为完整的铜皮中被过孔或者特意挖掉的部分孔洞

special void 是起到什么作用呢?

如果这些空洞被定义为special void,那么这些孔洞就不会被包含在仿真中。不会被包含在仿真中的意思是special void会被相同网络属性的铜皮补上(猜测),因为设定special void之后一些WARNING [Trace No Reference] 就消失了

special void 对trace 参考warning的影响

这样做的好处是什么呢?

  1. 忽略一些过小的孔洞,节省仿真时间
  2. 有可能让仿真更加精确,但是也可能仿真精度。

设定Special void的根本原因是什么呢?

如果不设置Special void 跟via 连接的trace 会有一小段(breakout trace)没有参考。需要计算耦合的via 不会再同一个field domain,这样耦合就没法精确计算。

如何设定Special void呢?

比via的anti-pad 要大,通常package 设定special void 1.5mm, PCB设定 special 5mm。

可以在tool--》options--》special void 中手动设定。X,Y方向上的尺寸都小于这个设定值的会被识别为special void。

 也可以使用软件的Stackup 中 Auto Set layer Special Void 设定,软件自动设定判断阈值。

Special void 有哪几种类型呢?

  1. dogleg hole : 至少包含一个via 和一个电路连接
  2. small hole:不包含任何东西
  3. via hole:至少包含一个via, 不包含trace
  4. thermal hole:至少包含一根trace,所有node都连接到edge

不同的hole 再定义为special void 之后会使用不同的线条填充,在菜单栏view--》show--》show special voids 可以查看哪些是special void。

  • 0
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值