计算机组成原理——硬布线控制器设计(2)

(截图来自MOOC平台计算机组成原理课程)

传统时序在运行过程中常常会造成节拍的浪费,比如执行MOVE指令的时候,执行周期的T6、T7、T8节拍就被浪费掉了,为此人们设计了更快的现代时序。

给所有可能用到的控制信号的每个节拍编号,如下就有S0—S15一共16个状态。

我们可以用一个4位状态寄存器来表示这16种状态。

与传统时序不同,这里的状态机设计需要考虑译码信号、反馈信号,而硬布线控制器输出的控制信号序列只与现态有关。

当现态为S0、S1、S2时,次态都按正常顺序,而当现态为S3时,需要根据此时的译码信号决定下一个节拍应当进入怎样的状态。

这样,我们可以获得状态机的真值表,根据现态和译码信号去获得次态。 

 (创作不易,请点赞收藏哦~)

 

  • 3
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值