【EDA实验】实验1:拼接4-16译码器

本EDA实验详细介绍了如何通过拼接两片74138 3-8译码器来实现一个4-16译码器。实验内容包括电路设计、Quartus软件操作、电路连接、编译验证及仿真分析。在仿真过程中,观察到了输出信号的竞争冒险现象。
摘要由CSDN通过智能技术生成

【EDA实验】实验1:拼接-16译码器

一、 实验内容

1.用2片3-8 译码器拼接成4-16 译码器
2.仿真验证电路的正确性
3.注意观察输出信号的毛刺(竞争冒险)

二、实验步骤

本实验由Quartus软件来实现,过程如下:

  1. 首先建立一个新项目(我建立的项目名称为lq),再在该项目下添加一个新文件(我添加的新文件的名称为1q),下图为我建立好的bdf文件的窗口:在这里插入图片描述
  2. 建立好工程以及文件以后,在打开的窗口对电路进行连接:
    首先要先了解74138译码器的相关知识:
    74138芯片就是一颗实现3-8译码器的常用组合逻辑芯片。 下图分别是74138芯片的管脚定义、真值表以及内部逻辑结构~~在这里插入图片描述~~
    74138芯片管脚定义
    (图片来源:德州仪器 )

在这里插入图片描述
74138芯片真值表
(图片来源:

  • 0
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值