FPGA作业1:利用74138设计4-16译码器

本文介绍了如何利用74138芯片设计一个4-16译码器。从创建工程到绘制电路图,再到输入管脚pin值并完成编译,接着详细讲解了仿真设计步骤,包括新建VWF文件、设置仿真时间和输入信号,最终展示并解析了仿真结果。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1.首先,建立工程,新建BDF文件,在BDF文件中画出电路图,如图所示:这里写图片描述
2.然后,新建文本文档,将各个管脚的pin值输入,如图:这里写图片描述
再将该文档导入到上述电路图中,点击start compilcation进行编译,得到如下结果:这里写图片描述
3.最后,进行仿真设计,先新建一个VWF文件,再将node finder中的关键引脚拖至仿真区,设置好仿真时间以及输入信号&#

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值