拼接4-16译码器

该博客详细介绍了如何通过拼接两片74LS138 3-8译码器来构建一个4-16译码器。设计思路是利用输入D的不同状态控制两片译码器的工作,通过Quartus II 9.0进行电路设计和仿真,验证了其功能正确性。仿真结果显示部分输出存在竞争冒险现象,即输出信号的毛刺。
摘要由CSDN通过智能技术生成

拼接4-16译码器

要求:

  • 用2片3-8 译码器拼接成4-16 译码器
  • 仿真验证电路的正确性
  • 注意观察输出信号的毛刺(竞争冒险)

设计思路:

因为有四个输入端,则采用两个74LS138,将第一片的前三个作为三个输入A、B、C,第四个输入D的非接第一片的G1端,本身接入第二片的G1,当D为0时则通第一片,当它为1时,通第二片,这样就可以实现4-16译码的功能了。

步骤:

1.打开Quartus II 9.0,点击“New Project Wizard”新建工程并保存;
在这里插入图片描述
在这里插入图片描述
2.点击“New File”——“Block Diagram/Schematic”新建空白原理图文件,双击空白处添加连接器件,保存,点击小三角图标进行编译;
在这里插入图片描述
3.编译无误后,点击“New File”——“Vector Waveform File”新建波形

  • 1
    点赞
  • 16
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值