拼接4-16译码器
要求:
- 用2片3-8 译码器拼接成4-16 译码器
- 仿真验证电路的正确性
- 注意观察输出信号的毛刺(竞争冒险)
设计思路:
因为有四个输入端,则采用两个74LS138,将第一片的前三个作为三个输入A、B、C,第四个输入D的非接第一片的G1端,本身接入第二片的G1,当D为0时则通第一片,当它为1时,通第二片,这样就可以实现4-16译码的功能了。
步骤:
1.打开Quartus II 9.0,点击“New Project Wizard”新建工程并保存;
2.点击“New File”——“Block Diagram/Schematic”新建空白原理图文件,双击空白处添加连接器件,保存,点击小三角图标进行编译;
3.编译无误后,点击“New File”——“Vector Waveform File”新建波形文件,点击“Node Finder”——“List”添加引脚,并给引波形脚添加波形。
4.点击快捷图标后得到仿真波形。
时序仿真:
功能仿真:
结论:
如仿真波形所示,这是一个4-16译码器,将4 个二进制编码的输入译成16 个输出之一,时序仿真图中某些地方存在毛刺,这些地方就产生了竞争与冒险。在数字电路中,任何一个门电路只要有两个输入信号同时向相反方向变化(由01变成10,或者相反),其输出端就可能产生干扰脉冲。