实验所用板子为altera DE2板子,FPGA为Cyclone II:EP2C35F672C6,quartus版本为13.0
1.管脚信息
[11:0]DRAM_ADDR : address
DRAM_BA_0 : bank address 0
DRAM_BA_1 : bank address 1
DRAM_CAS_N : column address strobe
DRAM_CKE : clock enable
DRAM_CLK : clock
DRAM_CS_N : chip select
[15:0]DRAM_DQ : Data
DRAM_LDQM :lower byte data mask
DRAM_UDQM : upper byte data mask
DRAM_RAS_N : row address strobe
DRAM_WE_N : write enable
2.实验流程
1)建立工程
2)建立初始顶层文件
module work (
CLOCK_50,