资深工程师整理《数字后端春招面经总结》(附下载)

本文概述了当前秋招期间的就业形势,特别关注ARM、台积电等热门公司的面试经验,包括DC、IObuffer、latch与register的区别及面试常见问题。提供精选笔试题和《数字后端春招面经总结》资源链接,帮助求职者提升准备效率。
摘要由CSDN通过智能技术生成

秋招已经悄悄的开始,相比前两年而言,今年的就业形势不容乐观。各大厂对于人才要求的标准一再提高,公司都希望能够选到优秀的精英人才。大家想要进入大厂,毕竟大厂的发展机会多,前景比较好。

ARM、台积电 、壁仞科技、华为海思一直以来是从业者想要进入的热门公司。但是岗位就那么多,在面试的时候,很多同学因为准备不充分,与岗位失之交臂,无缘进入该公司。今天为大家带来《数字后端春招面经总结》涵盖了各大厂的面试题,以及面试流程,如有错漏,欢迎指正哈

今天精选了几道ARM笔试题,(文尾附全套资料,可下载),希望移知教育的分享能让你少走些弯路,建议收藏。

Q、项目中有没有做 DC? DC 主要的作用? 主要流程是什么

答案

综合=转化+ 门级映射+逻 辑优化

导入库文件→读取 RTL 代码→读取时序约束文件 →综合参数设置 →执行综合

→综合结果分析

Q、IO buffer 的主要作用

答案

对于单个 module 的内部,边界上的 transition 问题可能可以 满足,但是若将多个模块拼接起来时, 可能发生 net 过长, transition 无法满足的问题, 此时就需要 IO Buffer 来避免这个问题。

Q、使用 latch 和 register 的优缺点

答案

latch 是电平触发,register 是边沿触发 。register 在 同一时钟边沿触发下动作,符合同步电路的设计思想,而 latch 则属于异步电路设计,往往会导致时序分析困难,不适当的应用 latch 则会大量浪费芯片资源。

Q、为什么使用 register, 而不是用 latch

答案

对于现在的 pipeline 设计,大多数情况下,由 于 latch 是电平触发,使用 latch 就很容易出现问题, 在低电平期间,任何数据都会透过 去,相当于半个周期是透明的,对于短路径来说,这种策略是致命的, 容易出现错误,另外 latch 还容易传递毛刺(亚稳态)!

Q、会不会出现,在某个输入电压范围内 PMOS NMOS 同时导通?一般电压是多大呢

答案

理想情况下 mos 管是工作在饱和区的, 但是电压不可能迅速跳变,总会让两个 mos 管同时进入线性区,这主要和工艺相关,和晶体管的阈值电压相关,mos 管沟道形成反型层的电压相关。

Q、如果一个 super buffer 后面可以带很多的 sink, 会造成什么问题

答案

max_transition 违 例、 IR drop 问题、 EM 问题

各大公司面经图片预览

在这里插入图片描述
在这里插入图片描述

…………

一 共 50 页

想获得完整版《数字后端春招面经总结》的小伙伴赶快私信移知教育助教老师!

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值