FPGA学习笔记(三)——运算符使用注意

22 篇文章 2 订阅
6 篇文章 3 订阅
  1. 信号类型reg/wire
    1.1 设计代码仅用reg和wire
    1.2 设计代码:由本模块产生且是用always产生的信号,则用reg类型
    1.3 测试代码:用initial产生的信号(一般是对测模块的输入),用reg类型
    1.4 其他都用wire
    1.5 reg类型的信号,不一定产生寄存器!

  2. 参数parameter
    2.1将整个模块的CNT_C_W替换成12

    parameter CNT_C_W=12;
    

    2.2参数名要求大写

  3. 拼接运算符

    c <= {a[0],a[5],b[3:2],a[2]};
    d <= {3{a[0]}},b[2],a[4]};//a[0]重复3次
    
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值