千兆以太网接口高速PCB布局布线设计指南

                    千兆以太网接口高速PCB布局布线设计指南

什么是千兆以太网接口?

千兆以太网是对10Mbps和100Mbps802.3以太网标准的一个扩展,它提供了1000Mbps的原始数据带宽,同时和现有的以太网保持完全兼容.千兆以太网提供全双工或半双工工作模式.在半双工的情况下,千兆以太网还将保持CSMA/CD(具有冲突检测的载波侦听多路访问协议)存取方式,最初的产品建立在光纤信道物理信号传输技术的基础之上,适用于在光导纤维上达到1000Mbps的数据传输速率.随着硅芯片技术和数字信号处理技术的发展,现在已有了适应千兆以太网的超5类电缆,这为千兆以太网无论是在技术上还是在实际应用中都提供了广泛的发展前景,而且可以利用现有的以太网基础设施,不需改变现有网络操作系统和应用程序,方便地升级为千兆以太网.这意味着可以花费不大的网络投资,不需增加网络协议及重新培训网络用户。


 

以太网工作模式

以太网卡可以工作在两种模式下:半双工和全双工。

  半双工:半双工传输模式实现以太网载波监听多路访问冲突检测。传统的共享LAN是在半双工下工作的,在同一时间只能传输单一方向的数据。当两个方向的数据同时传输时,就会产生冲突,这会降低以太网的效率。

  全双工:全双工传输是采用点对点连接,这种安排没有冲突,因为它们使用双绞线中两个独立的线路,这等于没有安装新的介质就提高了带宽。例如在上例的车站间又加了一条并行的铁轨,同时可有两列火车双向通行。在全双工模式下,冲突检测电路不可用,因此每个全双工连接只用一个端口,用于点对点连接。标准以太网的传输效率可达到50%~60%的带宽,全双工在两个方向上都提供100%的效率。

以太网的工作原理

以太网采用带冲突检测的载波帧听多路访问(CSMA/CD)机制。以太网中节点都可以看到在网络中发送的所有信息,因此,我们说以太网是一种广播网络。以太网的工作过程如下:当以太网中的一台主机要传输数据时,它将按如下步骤进行:

  1、监听信道上是否有信号在传输。如果有的话,表明信道处于忙状态,就继续监听,直到信道空闲为止。

  2、若没有监听到任何信号,就传输数据

  3、传输的时候继续监听,如发现冲突则执行退避算法,随机等待一段时间后,重新执行步骤1(当冲突发生时,涉及冲突的计算机会发送会返回到监听信道状态。注意:每台计算机一次只允许发送一个包,一个拥塞序列,以警告所有的节点)

  4、若未发现冲突则发送成功,所有计算机在试图再一次发送数据之前,必须在最近一次发送后等待9.6微秒(以10Mbps运行)。

千兆以太网的构建

千兆以太网络是由千兆交换机、千兆网卡、综合布线系统等构成的。千兆交换机构成了网络的骨干部分,千兆网卡安插在服务器上,通过布线系统与交换机相连,千兆交换机下面还可连接许多百兆交换机,百兆交换机连接工作站,这就是所谓的“百兆到桌面”。在有些专业图形制作、视频点播应用中,还可能会用到“千兆到桌面”,及用千兆交换机联到插有千兆网卡的工作站上,满足了特殊应用下对高带宽的需求。


 

以太网接口引脚定义

千兆以太网RJ45接口连线:

1 TX_D1+ Tranceive Data+ (发送数据+)
2 TX_D1- Tranceive Data- (发送数据-)
3 RX_D2+ Receive Data+ (接收数据+)
4 BI_D3+ Bi-directional Data+ (双向数据+)
5 BI_D3- Bi-directional Data- (双向数据-)
6 RX_D2- Receive Data- (接收数据-)
7 BI_D4+ Bi-directional Data+ (双向数据+)
8 BI_D4- Bi-directional Data- (双向数据-)

                                                                                 电路原理图

                                                             PCB设计指南

一、PCB叠层设计

为了获得良好的EMC性能。根据所需的特定应用程序和EMC测试,常用的叠层和配置可能适用于设计人员。但是,对于最高的EMC级别的ng, 某些pcb叠层性能优于其他。不正确的叠层可能会增加EMC的辐射。如果正在设计的产品必须通过更高的EMC测试级别, 设计人员应考虑所有的设计要点, 这将使他的产品成为最佳选择。

作为对需要对其产品进行EMC测试的客户的最终建议, 请尽早确定需要哪些EMC测试级别, 并相应地设计pcb。开始使用EMC在设计周期中尽快定位。测试早期和经常测试。等到设计周期结束后才能开始EMC测试可能会导致无法达到当前设计的通过级别。随着即将释放的压力增加设计周期的结束并不是分析和纠正 EMC问题的时候。解决EMC问题的设计周期中的正确的方法就是在原理图设计和pcb设计这两个环节。

二、以太网差分对设计指南

1.每个TrxP/TrxN信号组 (其中 xcx0-3) 应作为差分对布线。这包括整个长度的布线处理。

2.单个差分对应尽可能紧密地布在一起。通常开始阻抗计算时, 选择最小的走线空间 (4–5mil)。然后再调整跟踪宽度, 以达到必要的阻抗。

3.以太网的差分线组抗计算在100欧姆。

4.一般情况下, 当将千兆以太网的4个差分对路由到 rj45 连接器时, 至少有一对将并在通过到相反的外部层。在这种情况下, 必须确保电路板另一侧 (通常为第4层) 的路由通过对接地的低阻抗的连续参考平面。

5.应优先考虑差分对布线。终端应在确定走线后添加。

6.以太网前端中的所有电阻端子的值都应为1.0%公差。

7.模块中的所有电容终止以太网前端应具有严格的公差和高品质的产品介质(npo)。

三、以太网接口的特性指南

1.rj45 连接器必须有一个金属屏蔽, 以确保最高的 esd性能。

2.     rj45 连接器的金属屏蔽必须在两个位置直接连接到系统的底盘地面上点。

3.用于增加 esd 保护上,设计工程师应考虑使用没有集成 led 的 rj45 连接器。

4.磁体的选择和位置对于高 esd 性能非常重要。根据 pcb 上的空间和位置, 磁性模块必须选择并放置根据自他们的建设磁性模块的大小可能证明是重要的。所有这些因素都有一个影响的高压屏障的设计和结果。

5.特定 rj45 连接器的选择和放置也可能对产品的 esd 性能产生非常高的影响。

四、PCB布线设计指南

1.使磁性模块和RJ-45插孔之间的走线尽可能短 - 它们的长度应小于25 mm(1英寸),并且它们的阻抗应保持在50 Q以下。不允许任何过孔或层更换.A将RJ-45插孔与磁性模块集成的模块是首选。

2.Tx + / Tx-和Rx + / Rx-走线应始终尽可能短(小于25 mm或1“)。如果绝对需要更长的走线,则最大长度限制为75 mm(3”)。 Tx + / Tx-和Rx + / Rx-的单个跟踪阻抗必须保持在50 Q以下,并且该对的差分特征阻抗必须为100Q

3.将每个Tx + / Tx-和Rx + / Rx-对布线在一起,使用0.25 mm(0.01“)走线将它们的间距保持在0.25 mm(0.01”)以下。保持Tx + / Tx-和Rx + / Rx-走线长度尽可能相等。

4.Tx + / Tx-与Rx + / Rx-差分对之间的间距必须至少为0.5 mm

(0.02“)。最好将它们与地平面分开。

5.避免使用任何车外电线组件。如果需要电线组件,请使用双绞线连接Tx + / Tx-和Rx + / Rx-,并保持其长度尽可能短,不超过75 mm(3“)。

6.切勿使用直角轨迹 - 在轨迹中使用45个角度或曲线。

                  

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值