逻辑设计:
1.接口设计:UART、CAN、SPI、LVDS(高速)
2.状态机,线性序列机
IP使用:
计数器、IO接口、FFT、软核CPU等
接口设计:
Avalon ST、Avalon MM、FSMC和FPGA
时序分析:
时序分析和时序约束
片上系统:
SOPC:使用FPGA通用逻辑搭建CPU和外围设备电路
Intel:NIOS II软核CPU、ARM-Cortex A9、Cortex A53硬核
Xilinx:MicroBlaze软核CPU、PowerPC硬核、ARM-Cortex A9、Cortex A53硬核