国产FPGA--紫光同创--工程源码
文章平均质量分 97
国产FPGA--紫光同创--工程源码
9527华安
两年半FPGA练习生经验、6年FPGA项目开发经验,任职于军工、985高校、科研院所等机构;提供各种FPGA开发完整解决方案。。。
展开
-
紫光同创FPGA实现图像去雾 基于暗通道先验算法 纯verilog代码加速 提供2套工程源码和技术支持
紫光同创FPGA实现图像去雾 基于暗通道先验算法 纯verilog代码加速 提供2套工程源码和技术支持本文使用紫光同创的PGL22G-6MBG324 FPGA实现暗通道先验算法图像去雾,输入视频采用静态图片或者OV5640摄像头模组,所以提供2套PDS工程源码,第一套采用SD卡提供静态图片作为视频输入,第二套采用OV5640摄像头作为视频输入;FPGA采集到视频数据后,首先将视频送入DDR3中做乒乓缓存后读出,然后视频经过图像去雾模块处理后送入HDMI输出模块,最后送显示器输出显示;原创 2023-10-24 08:53:54 · 1383 阅读 · 0 评论 -
紫光同创FPGA实现HSSTLP高速接口视频传输,8b/10b编解码,OV5640采集,提供PDS工程源码和技术支持
紫光同创FPGA实现HSSTLP高速接口视频传输,8b/10b编解码,OV5640采集,提供PDS工程源码和技术支持没玩过高速接口都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。本文使用紫光同创的PG2L100H-6FBG676 FPGA实现HSSTLP高速接口视频传输,输入视频采用双目的OV5640摄像头模组,同时有两路视频进入FPGA,通过板载的按键选择其中一路作为HSSTLP发送接口的视频输入;FPGA采集到OV5640视频后,进行视频数据封装,对视频加上帧头等控制原创 2023-10-23 08:32:58 · 1568 阅读 · 0 评论 -
紫光同创FPGA实现HSSTLP高速接口通信,8b/10b编解码数据回环,提供PDS工程源码和技术支持
紫光同创FPGA实现HSSTLP高速接口通信,8b/10b编解码数据回环,提供PDS工程源码和技术支持没玩过高速接口都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。本文使用紫光同创的PG2L100H-6FBG676 FPGA实现HSSTLP高速接口通信实现,提供紫光同创FPGA的HSSTLP IP核文件,将PCIE IP配置为8b/10b编解码协议,单线线速率为1.25G,你也可以配置为更高速率进行测试,然后生成默认的Example工程,并对Example工程做小幅修改,原创 2023-10-20 08:41:59 · 937 阅读 · 0 评论 -
紫光同创FPGA实现PCIE测速试验,提供PDS工程和Linux QT上位机源码和技术支持
紫光同创FPGA实现PCIE测速试验,提供PDS工程和Linux QT上位机源码和技术支持没玩过PCIE高速接口都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。本文使用紫光同创的PG2L100H-6FBG676 FPGA实现PCIE测速试验,提供紫光同创FPGA的PCIE IP核文件,将PCIE IP配置为X2模式,5G线速率,然后生成默认的example工程,该example工程已经包含了可进行 DMA 常规的读写内存测试,可以傻瓜式使用,提供Linux版本的驱动文件和原创 2023-10-19 08:59:35 · 1995 阅读 · 0 评论 -
紫光同创FPGA实现UDP协议栈网络视频传输,带录像和抓拍功能,基于YT8511和RTL8211,提供2套PDS工程源码和技术支持
紫光同创FPGA实现UDP协议栈网络视频传输,带录像和抓拍功能,基于YT8511和RTL8211,提供2套PDS工程源码和技术支持没玩过UDP或TCP都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。本文使用紫光同创的PGL22G-6MBG324 FPGA实现UDP协议栈络视频传输,该协议栈是带ping功能的,采用纯verilog代码实现,具备动态ARP、支持巨型帧、CRC32校验、占用逻辑资源很少、ping等功能;FPGA采集外部OV5640摄像头数据,OV5640摄像头原创 2023-10-16 09:19:01 · 843 阅读 · 0 评论 -
紫光同创FPGA实现UDP协议栈网络视频传输,基于YT8511和RTL8211,提供4套PDS工程源码和技术支持
紫光同创FPGA实现UDP协议栈网络视频传输,基于YT8511和RTL8211,提供4套PDS工程源码和技术支持没玩过UDP或TCP都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。本文使用紫光同创的PGL22G-6MBG324 FPGA实现UDP协议栈络视频传输,该协议栈是精简版,采用纯verilog代码实现,具备动态ARP、支持巨型帧、CRC32校验、占用逻辑资源很少等功能,但不具备ping功能;FPGA采集外部摄像头数据,然后对视频数据进行组包封装,以适应QT上位机的原创 2023-10-13 08:55:23 · 896 阅读 · 0 评论 -
紫光同创FPGA实现UDP协议栈带ping功能,基于YT8511和RTL8211,提供2套PDS工程源码和技术支持
紫光同创FPGA实现UDP协议栈带ping功能,基于YT8511和RTL8211,提供2套PDS工程源码和技术支持没玩过UDP或TCP都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。本文使用紫光同创的PGL22G-6MBG324 FPGAUDP协议栈,该协议栈是增强版版,采用纯verilog代码实现,具备动态ARP、支持巨型帧、CRC32校验、占用逻辑资源很少、带ping功能等特性;为了验证该UDP协议栈,提供仿真代码,为了上板调试,设计了一个数据回环工程,上电后,FPG原创 2023-10-12 09:14:03 · 1572 阅读 · 0 评论 -
紫光同创FPGA实现UDP协议栈精简版,基于YT8511和RTL8211,提供2套PDS工程源码和技术支持
紫光同创FPGA实现UDP协议栈精简版,基于YT8511和RTL8211,提供2套PDS工程源码和技术支持没玩过UDP或TCP都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。本文使用紫光同创的PGL22G-6MBG324 FPGAUDP协议栈,该协议栈是精简版,采用纯verilog代码实现,具备动态ARP、支持巨型帧、CRC32校验、占用逻辑资源很少等功能,但不具备ping功能;为了验证该UDP协议栈,提供仿真代码,为了上板调试,设计了一个数据回环工程,在PC端使用网络调原创 2023-10-11 08:57:23 · 958 阅读 · 0 评论 -
FPGA高端项目:国产紫光同创FPGA 多路视频缩放拼接 工程解决方案 提供PDS工程源码和技术支持
紫光同创FPGA 多路视频处理:图像缩放+视频拼接显示,OV7725采集,提供PDS工程源码和技术支持没玩过图像缩放和视频拼接都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。本文使用紫光同创的PGL22G-6MBG324 FPGA实现图像缩放多路视频拼接方案;视频源有两种,分别对应开发者手里有没有摄像头的情况,一种是使用廉价的OV7725摄像头模组;如果你得手里没有摄像头,或者你得开发板没有摄像头接口,则可使用代码内部生成的动态彩条模拟摄像头视频;视频源的选择通过代码顶层原创 2023-10-10 10:00:59 · 3048 阅读 · 0 评论 -
FPGA高端项目:国产紫光同创FPGA多路视频拼接 工程解决方案 提供PDS工程源码和技术支持
紫光同创FPGA纯verilog代码实现视频拼接,提供PDS工程源码和技术支持本文使用紫光同创的PGL22G-6MBG324 FPGA纯verilog代码实现图像拼接,视频源有两种,分别对应开发者手里有没有摄像头的情况,一种是使用廉价的OV5640摄像头模组;如果你得手里没有摄像头,或者你得开发板没有摄像头接口,则可使用代码内部生成的动态彩条模拟摄像头视频;视频源的选择通过代码顶层的`define宏定义进行,上电默认使用OV5640作为视频源,输入分辨率配置为640x720@30Hz,;FPGA采集到输原创 2023-10-09 07:51:25 · 1416 阅读 · 0 评论 -
FPGA高端项目:紫光同创系列FPGA纯verilog图像缩放工程解决方案 提供3套工程源码和技术支持
紫光同创FPGA纯verilog代码实现图像缩放,两种插值算法任意尺寸缩放,提供3套PDS工程源码本设计提供3套Pango Design Suite 2021.4版本的工程源码,工程1默认采集OV7725摄像头,输入分辨率为640x480@60Hz,经过图像缩放模块但不做缩放处理,相当于缩放系数为1,输出分辨率依然为640x480@60Hz,目的是为另外2套缩放工程做参考对比;工程2默认采集OV7725摄像头,输入分辨率为640x480@60Hz,经过图像缩放模块做缩小操作,缩小后的输出分辨率为600x4原创 2023-10-07 08:55:41 · 2916 阅读 · 0 评论 -
紫光同创FPGA图像视频采集系统,提供2套PDS工程源码和技术支持
紫光同创FPGA图像视频采集系统,提供2套PDS工程源码和技术支持本文使用紫光同创的PGL22G-6MBG324 FPGA做基础的图像视频采集系统,视频源有两种,分别对应开发者手里有没有摄像头的情况,一种是使用廉价的OV7725或OV5640摄像头;如果你手里没有OV7725或OV5640摄像头或者FPGA开发板没有摄像头输入接口,则可使用代码内部生成的动态彩条模拟摄像头视频;视频源的选择通过代码顶层的`define宏定义进行选择;提供2套Pango Design Suite 2021.4版本的工程源码原创 2023-09-28 08:55:53 · 1881 阅读 · 0 评论