FPGA基础实验:使用LED验证译码器逻辑

1:验证2-4译码器

创建工程,创建BDF文件,创建Verlog文件

在Verlog文件中编写2-4译码器代码:


进行例化:



在BDF中配置器件以及管脚:




设置不用的管脚为三态:


然后编译下载:


最终结果为两个开关控制4个LED灯的亮灭。完美实现了2-4译码器的功能。

同样的方法,我们可以放置2个2-4译码器模块,则总共有2组SW, 
每组2个,2组LED,每组4个,每组SW分别控 

制其对应的LED组。 

2: 3-8译码器

同样的方式创建工程,添加BDF文件,再添加Verilog文件并编写3-8译码器例化程序。


在BDF文件中配置器件并更改器件名称:


配置器件管脚:


设置不用的管脚为三态:


编译,下载:


3、验证7段译码器,使用4位输入控制数码管0-F显示

创建工程,添加BDF文件,再添加Verilog文件并编写7段译码器例化程序。



在BDF文件中添加例化器件


编译下载,拨动不同的编码输入可以得到对应的数码管显示







  • 1
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值