(一)数据后端之逻辑综合

Logic Synthesis

目的:

在满足约束(时序、面积、功耗等约束)的前提下,把design从RTL映射到门级网表(netlist)

需要满足setup timing检查,不需要理会hold timing检查。

工具:

Synopsys Design Compiler(DC)

Cadence Genus Synthesis

Input文件:

1,RTL文件.v

2,SDC约束文件

3,library ***.db(逻辑综合需要基于特定的综合库,不同的库中,门电路基本标准单元(standard cell)的面积,时序参数是不一样的。所以,选用的综合库不一样,综合出来的电路在时序,面积上是有差异的。)

Output文件:

1,Mapped.v

2,Mapped.ddc

ddc为二进制文件,包含时序约束,还包含基本的布局物理信息。

一次综合,然后让后端布一个初步的物理信息,然后再做综合,吐出.ddc文件,

  • 4
    点赞
  • 64
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值