【多电压流程 Multivoltage Flow】- 5.特定工具使用建议(2.DC compiler)

本文详细介绍了如何使用Design Compiler进行多电压逻辑综合,包括电源域和层次结构的设置、工作电压的指定、隔离和电平转换器的插入,以及综合和DFT编译器的使用策略。设计者需要遵循一定的步骤和命令来确保多电压设计的正确性和时序优化。同时,文章强调了在扫描链穿越电源域边界时,电平转换器和隔离单元的重要性,并提供了相应的检查和报告工具以确保设计的合规性。
摘要由CSDN通过智能技术生成

使用Design Compiler进行逻辑综合

Design Compiler工具完全支持多电压逻辑综合,包括根据UPF命令和UPF指定的电源状态表自动插入电平转换器、隔离单元和保持寄存器。使用UPF需要Power Compiler许可证。Design Compiler工具的拓扑模式可以准确预测综合后布局的时序和面积,有助于消除综合和布局之间的设计迭代。DFT Compiler支持使用保持寄存器,并在扫描链穿过电源域边界时插入电平转换器和隔离单元。

对于综合,Design Compiler工具使用设计逻辑的RTL描述和设计电源供应的UPF描述。输入到Design Compiler工具的UPF用于RTL仿真和形式等价性检查,以及用于综合。在完成综合后,Design Compiler工具会写出一个新的门级UPF描述,其中包含读入的原始UPF、在Design Compiler会话中运行的任何额外UPF命令,以及描述在综合期间添加的多电压电源管理单元(隔离单元、电平转换器和保持寄存器)的明确电源连接的UPF命令。由Design Compiler工具生成的UPF描述可以被兼容工具使用。

要使用UPF电源意图进行综合,自顶向下的流程是最直接了当的。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

QRBQ94

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值