使用Design Compiler进行逻辑综合
Design Compiler工具完全支持多电压逻辑综合,包括根据UPF命令和UPF指定的电源状态表自动插入电平转换器、隔离单元和保持寄存器。使用UPF需要Power Compiler许可证。Design Compiler工具的拓扑模式可以准确预测综合后布局的时序和面积,有助于消除综合和布局之间的设计迭代。DFT Compiler支持使用保持寄存器,并在扫描链穿过电源域边界时插入电平转换器和隔离单元。
对于综合,Design Compiler工具使用设计逻辑的RTL描述和设计电源供应的UPF描述。输入到Design Compiler工具的UPF用于RTL仿真和形式等价性检查,以及用于综合。在完成综合后,Design Compiler工具会写出一个新的门级UPF描述,其中包含读入的原始UPF、在Design Compiler会话中运行的任何额外UPF命令,以及描述在综合期间添加的多电压电源管理单元(隔离单元、电平转换器和保持寄存器)的明确电源连接的UPF命令。由Design Compiler工具生成的UPF描述可以被兼容工具使用。
要使用UPF电源意图进行综合,自顶向下的流程是最直接了当的。