集成电路/芯片可循环成本(RE)和非可循环成本(NRE)

数字集成电路(Integrated Circuit,IC)的成本可以分为可循环成本和非可循环成本两类。

可循环成本是指在芯片制造过程中,随着芯片批量的增加而逐渐降低的成本。可循环成本主要包括:

  • 晶圆制造成本:包括晶圆制造材料、设备、工艺等的成本。随着晶圆制造技术的进步,晶圆制造成本逐渐降低。
  • 封装测试成本:包括封装材料、设备、工艺等的成本。随着封装测试技术的进步,封装测试成本逐渐降低。

非可循环成本是指在芯片制造过程中,随着芯片批量的增加而不会降低的成本。非可循环成本主要包括:

  • 设计成本:包括芯片设计人员的人工费用、EDA工具费用等。
  • 版图设计成本:包括版图设计人员的人工费用、EDA工具费用等。
  • 版权授权成本:包括芯片设计IP的授权费用、EDA工具的授权费用等。

可循环成本占数字集成电路总成本的比例通常较高,随着芯片批量的增加而逐渐降低。非可循环成本占数字集成电路总成本的比例通常较低,随着芯片批量的增加而不会降低。

为了降低数字集成电路的成本,可以采取以下措施:

  • 提高晶圆制造技术的效率,降低晶圆制造成本。
  • 提高封装测试技术的效率,降低封装测试成本。
  • 采用标准化设计,降低设计成本。
  • 采用复用设计,降低版图设计成本。
  • 采用开源IP,降低版权授权成本。

在数字集成电路设计中,需要综合考虑可循环成本和非可循环成本,以实现成本最优。

在这里插入图片描述
在这里插入图片描述在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

  • 9
    点赞
  • 10
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

疯狂的码泰君

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值