引言
做FPGA研发,知道一点数字电路设计的基础知识是必要的,不然的话会逐渐变成一个会HDL语言的软件工程师,这是我们都不想发生的事情,尤其是对我这样的从软件行业转行过来的人。随着综合工具及自动布局布线工具的快速发展,日益完善与成熟,FPGA工程师跟电路打交道的机会越来越少,致使我们越来越不清楚实际电路的样子了,所以这一节就说一些数字电路的内容,回忆一下数字电路的本来摸样,门电路长什么样;触发器为什么叫‘触发’器;给你一个电路图,怎么得到状态转移图;给你一个实际问题,怎么得到具体电路图,等等这些我们曾经那么熟悉现在又那么模糊的事情。好了,我们开始吧。
4.1 与,或,非门的实际电路长什么样
与门:
或门:
非门:
4.2 用卡诺图求最简式
例:化简:
画卡诺图:
相同留下,相异去掉,下边那个大圈可得A,左右对称的两个半圈可得D反,
所以最后结果是:
组合逻辑电路的设计,就是给定一个问题,抽象成逻辑表达式,然后用卡诺图化简成最简与或式,然后根据这个式子,把门电路放那,连上线。
其实,逻辑表达式,真值表,卡诺图,波形图,电路图,他们之间可以相互转换。
4.3 触发器发展史</