HDMI串行转并行接口而言,其串行接口速度比较高,会采用差分走线的方式;对于并行总线而言,由于走线数目比较多,会存在反射,时序和串扰等问题。为了设计出性能满足要求的 PCB,本文解决的问题有:
1) 并行总线走线的处理,通过理论和仿真研究存在反射,时序和串扰等信号完整性问题,通过优化走线设计来避免这些问题的产生。
2) 高速差分线的处理,通过仿真研究差分走线的不匹配带来问题眼图和模式转换等信号完整性问题,同样通过优化走线设计来避免这些问题的产生。
3) 基于上述理论,在实际的工程设计中,处理PCB的叠层,布局,走线,并给出实际的解决信号完整问题的方法。